摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-15页 |
1.1 课题背景 | 第8页 |
1.2 国内外研究现状 | 第8-13页 |
1.2.1 MEMS 陀螺数字一体化发展现状 | 第8-11页 |
1.2.2 Sigma-Delta DAC 国内外研究现状 | 第11-13页 |
1.3 本课题的目的及意义 | 第13-14页 |
1.4 课题的主要工作 | 第14-15页 |
第2章 Sigma-Delta DAC 工作原理 | 第15-27页 |
2.1 引言 | 第15页 |
2.2 奈奎斯特采样 | 第15-16页 |
2.3 过采样原理 | 第16-18页 |
2.4 噪声整形技术 | 第18-23页 |
2.5 Sigma-Delta DAC 的系统结构 | 第23-24页 |
2.6 Sigma-Delta DAC 的性能参数 | 第24-26页 |
2.7 本章小结 | 第26-27页 |
第3章 Sigma-Delta 数字调制器的设计 | 第27-47页 |
3.1 引言 | 第27页 |
3.2 Sigma-Delta 数字调制器的设计指标 | 第27页 |
3.3 Sigma-Delta 调制器的系统设计与仿真 | 第27-43页 |
3.3.1 调制器实现结构分析 | 第28-33页 |
3.3.2 调制器量化位数的选择 | 第33-34页 |
3.3.3 NTF 与 STF 的设计 | 第34-36页 |
3.3.4 零点优化技术 | 第36-38页 |
3.3.5 CSD 编码优化 | 第38-40页 |
3.3.6 稳定性分析 | 第40-42页 |
3.3.7 系统级建模与仿真 | 第42-43页 |
3.4 调制器的 RTL 实现与功能仿真 | 第43-46页 |
3.4.1 Verilog 代码实现数字调制器 | 第43-44页 |
3.4.2 Modelsim 功能仿真结果 | 第44-46页 |
3.5 本章小结 | 第46-47页 |
第4章 失配误差算法分析及验证 | 第47-61页 |
4.1 引言 | 第47页 |
4.2 内部 DAC 的失配误差 | 第47-48页 |
4.3 DWA 算法原理 | 第48-49页 |
4.4 DWA 算法改进及验证 | 第49-60页 |
4.4.1 IDWA-DAC 系统建模 | 第49-55页 |
4.4.2 IDWA 算法实现及验证 | 第55-57页 |
4.4.3 IDWA-DAC 电路实现结构 | 第57-58页 |
4.4.4 IDWA-DAC 系统模型验证 | 第58-60页 |
4.5 本章小结 | 第60-61页 |
第5章 数字调制器的 FPGA 综合及功能验证 | 第61-68页 |
5.1 引言 | 第61页 |
5.2 FPGA 开发典型流程 | 第61-62页 |
5.3 系统验证方案设计 | 第62-63页 |
5.4 FPGA 资源使用情况 | 第63-64页 |
5.5 FPGA 验证结果 | 第64-67页 |
5.6 本章小结 | 第67-68页 |
结论与展望 | 第68-70页 |
参考文献 | 第70-74页 |
攻读硕士学位期间发表的论文 | 第74-76页 |
致谢 | 第76页 |