ISCSI双控制器存储系统缓存设计与实现
摘要 | 第8-9页 |
ABSTRACT | 第9-10页 |
第1章 绪论 | 第11-16页 |
1.1 系统开发背景 | 第11-12页 |
1.2 国内外研究现状 | 第12-14页 |
1.3 本文的主要工作 | 第14页 |
1.4 本文的组织结构 | 第14-16页 |
第2章 需求分析与获取 | 第16-29页 |
2.1 网络存储概述 | 第16-20页 |
2.1.1 ISCSI网络存储架构 | 第16-18页 |
2.1.2 ISCSI协议简介 | 第18-19页 |
2.1.3 双控制器存储概述 | 第19-20页 |
2.2 系统目标和解决的问题 | 第20-21页 |
2.3 需求分析 | 第21-29页 |
2.3.1 双控器软件功能需求 | 第21-23页 |
2.3.2 详细需求分析 | 第23-28页 |
2.3.3 双控器软件非功能需求 | 第28-29页 |
第3章 系统架构设计 | 第29-38页 |
3.1 系统设计目标和原则 | 第29-30页 |
3.2 存储系统架构设计 | 第30-38页 |
3.2.1 双控制器存储硬件架构 | 第30-32页 |
3.2.2 双控制器软件架构 | 第32-33页 |
3.2.3 存储软件I/O设计 | 第33-37页 |
3.2.4 本章小结 | 第37-38页 |
第4章 系统详细设计 | 第38-57页 |
4.1 缓存模块设计 | 第38-41页 |
4.1.1 缓存组织设计 | 第38-39页 |
4.1.2 缓存管理设计 | 第39-41页 |
4.2 缓存读写设计 | 第41-46页 |
4.2.1 缓存读功能设计 | 第42-44页 |
4.2.2 缓存写功能设计 | 第44-46页 |
4.3 缓存写回和替换设计 | 第46-49页 |
4.3.1 缓存写回设计 | 第46-47页 |
4.3.2 缓存替换设计 | 第47-49页 |
4.4 缓存同步设计 | 第49-54页 |
4.5 内核多线程同步 | 第54-57页 |
第5章 详细实现与测试 | 第57-77页 |
5.1 通用模块设计实现 | 第57-61页 |
5.1.1 重要数据结构实现 | 第57-60页 |
5.1.2 缓存链表实现 | 第60-61页 |
5.2 缓存组织管理实现 | 第61-66页 |
5.2.1 缓存独立空间实现 | 第61-62页 |
5.2.2 缓存初始化 | 第62-64页 |
5.2.3 缓存查找和匹配实现 | 第64-66页 |
5.3 缓存相关操作实现 | 第66-72页 |
5.3.1 读写请求实现 | 第66-69页 |
5.3.2 写回替换实现 | 第69-72页 |
5.3.3 内核通信实现 | 第72页 |
5.4 系统测试 | 第72-77页 |
5.4.1 测试环境 | 第73-74页 |
5.4.2 测试结果 | 第74-77页 |
第6章 总结和展望 | 第77-79页 |
参考文献 | 第79-81页 |
致谢 | 第81-82页 |
学位论文评阅及答辩情况表 | 第82页 |