| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 1 绪论 | 第14-18页 |
| 1.1 研究背景 | 第14-15页 |
| 1.2 相关研究 | 第15-16页 |
| 1.3 本文的组织结构 | 第16-18页 |
| 2 多核处理器综述 | 第18-23页 |
| 2.1 多核处理器的发展现状 | 第18-20页 |
| 2.2 多核处理器的软件环境 | 第20-21页 |
| 2.2.1 架构仿真 | 第20页 |
| 2.2.2 软件通信 | 第20-21页 |
| 2.2.3 应用软件划分 | 第21页 |
| 2.3 功耗和温度带来的挑战 | 第21-23页 |
| 3 设计方法学基础 | 第23-34页 |
| 3.1 SIMPLESCALAR | 第23-30页 |
| 3.1.1 SimpleScalar 概况 | 第23-24页 |
| 3.1.2 SimpleScalar 模拟器介绍 | 第24-26页 |
| 3.1.3 SimpleScalar 的体系结构 | 第26-29页 |
| 3.1.4 SimpleScalar 软件架构 | 第29-30页 |
| 3.2 WATTCH | 第30-34页 |
| 3.2.1 Wattch 简介 | 第30-31页 |
| 3.2.2 Wattch 采用的功耗模型 | 第31-34页 |
| 4 基于 SIMPLESCALAR 的异构多核模拟器功耗模型 | 第34-39页 |
| 4.1 异构多核模拟器框架 | 第34-36页 |
| 4.2 核间通信机制 | 第36-37页 |
| 4.3 功耗模型加载 | 第37-39页 |
| 5 基于 SIMPLESCALAR 的同构多核模拟器实现 | 第39-53页 |
| 5.1 模拟器模块构成 | 第39-46页 |
| 5.1.1 PISA 指令集处理器核模块 | 第40-43页 |
| 5.1.2 SharedMemCtrl 共享存储区模块 | 第43-45页 |
| 5.1.3 链接错误及解决方案 | 第45-46页 |
| 5.2 共享存储区访问指令 | 第46-47页 |
| 5.3 基于通信的同步实现 | 第47-49页 |
| 5.4 用户层系统调用 | 第49-50页 |
| 5.4.1 共享存储区资源分配 | 第49页 |
| 5.4.2 邮箱通信服务 | 第49-50页 |
| 5.5 功耗模型加载 | 第50-53页 |
| 6 实验结果与性能分析 | 第53-63页 |
| 6.1 有功耗分析的多核模拟器的性能 | 第53-55页 |
| 6.1.1 同构多核模拟器的仿真能力 | 第53-55页 |
| 6.1.2 模拟器运行速度 | 第55页 |
| 6.2 实验结果与分析 | 第55-63页 |
| 6.2.1 多核模拟器功耗模块的准确性验证 | 第56-57页 |
| 6.2.2 多核模拟器功耗模块的优化 | 第57-59页 |
| 6.2.3 共享存储区的功耗分析 | 第59-60页 |
| 6.2.4 JPEG 解压程序的多核仿真测试 | 第60-63页 |
| 7 总结与展望 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 附录 A:SimpleScalar 各源文件及其实现功能 | 第67-68页 |
| 致谢 | 第68-69页 |
| 攻读学位期间发表的学术论文 | 第69-70页 |
| 上海交通大学学位论文答辩决议书 | 第70页 |