| 摘要 | 第5-6页 |
| Abstract | 第6-7页 |
| 第1章 绪论 | 第10-15页 |
| 1.1 课题背景及研究的目的和意义 | 第10-12页 |
| 1.2 国内外研究现状 | 第12-13页 |
| 1.3 本文主要研究内容 | 第13-15页 |
| 第2章 66kV级干式空心并联电抗器匝间短路故障监测原理 | 第15-35页 |
| 2.1 正常情况下电抗器的电路模型 | 第15-17页 |
| 2.1.1 电抗器总体等值电路 | 第15页 |
| 2.1.2 等值电路与解析方法 | 第15-17页 |
| 2.2 短路故障分析 | 第17-27页 |
| 2.2.1 66kV级干式空心并联电抗器基本参数 | 第17-18页 |
| 2.2.2 股间短路故障 | 第18-23页 |
| 2.2.3 匝间短路故障 | 第23-27页 |
| 2.3 监测方法分析 | 第27-28页 |
| 2.4 电抗器电压信号与电流信号的提取 | 第28页 |
| 2.5 等值电阻与等值电抗的计算方法 | 第28-30页 |
| 2.6 准同步算法 | 第30-31页 |
| 2.7 仿真分析 | 第31-34页 |
| 2.7.1 影响因素分析方法 | 第31-32页 |
| 2.7.2 A/D转换器位数的影响 | 第32页 |
| 2.7.3 谐波的影响 | 第32-34页 |
| 2.7.4 频率变化的影响 | 第34页 |
| 2.8 本章小结 | 第34-35页 |
| 第3章 监测系统硬件电路设计 | 第35-51页 |
| 3.1 总体方案 | 第35-36页 |
| 3.2 模拟电路设计 | 第36-38页 |
| 3.2.1 互感器与放大器的选择 | 第36-37页 |
| 3.2.2 信号调理电路设计 | 第37-38页 |
| 3.3 数字电路设计 | 第38-42页 |
| 3.3.1 单片机的选择 | 第38-39页 |
| 3.3.2 A/D转换电路设计 | 第39-40页 |
| 3.3.3 RAM扩展的电路设计 | 第40-41页 |
| 3.3.4 串行通信的设计 | 第41-42页 |
| 3.3.5 看门狗设计 | 第42页 |
| 3.4 单片机程序编写 | 第42-44页 |
| 3.4.1 主程序编写 | 第42-43页 |
| 3.4.2 数据采集程序编写 | 第43-44页 |
| 3.4.3 串行通信程序编写 | 第44页 |
| 3.5 硬件电路的调试 | 第44-49页 |
| 3.5.1 模拟电路调试 | 第44-47页 |
| 3.5.2 数字电路调试 | 第47-49页 |
| 3.6 本章小结 | 第49-51页 |
| 第4章 监测系统软件设计 | 第51-57页 |
| 4.1 开发环境与开发工具的选择 | 第51-52页 |
| 4.1.1 开发环境 | 第51页 |
| 4.1.2 开发工具选择 | 第51-52页 |
| 4.2 监测系统影响因素分析 | 第52-53页 |
| 4.3 匝间短路在线监测程序设计 | 第53-56页 |
| 4.3.1 监测系统软件编写 | 第53-54页 |
| 4.3.2 主界面设计 | 第54页 |
| 4.3.3 串口通信的实现 | 第54-55页 |
| 4.3.4 数据显示与存储的实现 | 第55页 |
| 4.3.5 报警功能的实现 | 第55-56页 |
| 4.4 本章小结 | 第56-57页 |
| 第5章 试验研究 | 第57-63页 |
| 5.1 试验方案与试验平台 | 第57-59页 |
| 5.1.1 试验所用电抗器 | 第57页 |
| 5.1.2 试验电路设计 | 第57-58页 |
| 5.1.3 试验设备 | 第58-59页 |
| 5.1.4 监测系统试验平台 | 第59页 |
| 5.2 试验结果 | 第59-62页 |
| 5.2.1 电抗器正常工作时试验结果 | 第59-60页 |
| 5.2.2 温升对监测结果的影响 | 第60-61页 |
| 5.2.3 匝间短路试验结果 | 第61-62页 |
| 5.3 本章小节 | 第62-63页 |
| 结论 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 致谢 | 第67页 |