基于FPGA的输电线路行波故障定位装置的研究
摘要 | 第1-4页 |
ABSTRACT | 第4-6页 |
目录 | 第6-8页 |
第一章 绪论 | 第8-17页 |
·课题研究的背景和意义 | 第8-9页 |
·国内外研究现状 | 第9-15页 |
·故障定位技术发展概述 | 第9-12页 |
·行波高速数据采集系统的研究近况 | 第12-13页 |
·FPGA 的发展综述 | 第13-15页 |
·本文的主要研究内容 | 第15-17页 |
第二章 行波故障定位的基本理论 | 第17-27页 |
·行波的基本概念 | 第17-22页 |
·行波的产生及传输特征 | 第17-19页 |
·行波的折反射 | 第19-20页 |
·行波的衰减和畸变 | 第20-22页 |
·行波故障定位基本原理 | 第22-25页 |
·单端行波定位原理 | 第22-23页 |
·双端行波定位原理 | 第23页 |
·单端与双端行波法综合评价 | 第23-25页 |
·影响定位精度的主要因素 | 第25-27页 |
·波速的不确定性 | 第25-26页 |
·波头到达时刻的不确定性 | 第26页 |
·线路长度参数 | 第26-27页 |
第三章 系统总体结构设计 | 第27-30页 |
·系统总体结构与功能 | 第27-28页 |
·系统主要技术指标 | 第28-30页 |
第四章 行波故障定位装置硬件设计 | 第30-47页 |
·行波互感器简介 | 第30页 |
·前端模拟电路设计 | 第30-35页 |
·前端模拟电路的 EMC 设计 | 第30-34页 |
·信号调理电路设计 | 第34-35页 |
·故障启动电路设计 | 第35-36页 |
·高速数据采集电路设计 | 第36-38页 |
·主控电路设计 | 第38-47页 |
·FPGA 电路设计 | 第38-40页 |
·乒乓缓存电路设计 | 第40-42页 |
·USB 电路设计 | 第42-45页 |
·LAN 电路设计 | 第45-47页 |
第五章 行波故障定位装置软件设计 | 第47-60页 |
·FPGA 开发流程 | 第47-48页 |
·FPGA 开发及仿真工具 | 第48-49页 |
·开发工具 Quartus II 简介 | 第48-49页 |
·仿真工具 Modelsim 简介 | 第49页 |
·A/D 高速采样控制逻辑单元设计 | 第49-52页 |
·SDRAM 控制逻辑单元设计 | 第52-57页 |
·LAN 数据传输逻辑单元设计 | 第57-60页 |
第六章 系统调试与分析 | 第60-67页 |
·系统装配及硬件调试 | 第60-62页 |
·系统硬件装配 | 第60-61页 |
·系统硬件调试 | 第61-62页 |
·系统测试基本实验 | 第62-67页 |
·模拟信号数据采集实验 | 第62-65页 |
·SDRAM 数据存储实验 | 第65-66页 |
·以太网数据传输实验 | 第66-67页 |
第七章 总结与展望 | 第67-69页 |
·总结 | 第67-68页 |
·工作展望 | 第68-69页 |
参考文献 | 第69-72页 |
附录A 装置供电系统电路图 | 第72-73页 |
附录B 装置测试图 | 第73-74页 |
个人简历 在读期间发表的学术论文 | 第74-75页 |
致谢 | 第75页 |