基于FPGA的宽频带数字接收机设计
摘要 | 第1-6页 |
Abstract | 第6-10页 |
1 引言 | 第10-17页 |
·研究背景 | 第10页 |
·数字接收机概况及方案选择 | 第10-13页 |
·数字接收机实现结构 | 第10-12页 |
·数字接收机硬件平台 | 第12-13页 |
·数字接收机实现方案选择 | 第13页 |
·数字接收机研究现状 | 第13-15页 |
·本文主要内容 | 第15页 |
·主要章节安排 | 第15-16页 |
·本章小结 | 第16-17页 |
2 数字接收机设计理论及系统仿真 | 第17-31页 |
·模拟前端设计理论 | 第17-20页 |
·增益 | 第17-18页 |
·噪声系数 | 第18页 |
·三阶互调 | 第18-20页 |
·ADC设计理论 | 第20-24页 |
·A/D采样理论 | 第20-22页 |
·A/D转换器的技术指标 | 第22-24页 |
·模拟前端与ADC匹配设计理论 | 第24-27页 |
·组合噪声系数 | 第25-26页 |
·动态范围 | 第26-27页 |
·数字接收机系统仿真 | 第27-30页 |
·本章小结 | 第30-31页 |
3 数字接收机系统设计与实现 | 第31-62页 |
·数字接收机系统设计 | 第31-32页 |
·模拟前端设计 | 第32-34页 |
·放大器设计 | 第32页 |
·抗混叠滤波 | 第32-34页 |
·高速A/D采样模块设计 | 第34-38页 |
·ADC芯片选型 | 第34-35页 |
·模拟信号耦合方式 | 第35-37页 |
·A/D采样电路 | 第37-38页 |
·FPGA模块设计 | 第38-53页 |
·Xilinx Spartan-3 FPGA结构 | 第38-40页 |
·基于ISE的FPGA设计流程 | 第40-42页 |
·VHDL硬件描述语言 | 第42-43页 |
·数字接收机中FPGA模块设计 | 第43-53页 |
·传输接口设计 | 第53-61页 |
·USB2.0接口芯片 | 第53-56页 |
·FX2工作模式 | 第56-57页 |
·USB2.0固件程序设计 | 第57-61页 |
·本章小结 | 第61-62页 |
4 数字接收机上位机软件 | 第62-66页 |
·系统软件框架 | 第62页 |
·时域波形分析 | 第62-63页 |
·频谱分析 | 第63-64页 |
·时频关系 | 第64-65页 |
·本章小结 | 第65-66页 |
5 数字接收机系统测试 | 第66-72页 |
·频率测试 | 第66-68页 |
·灵敏度测试 | 第68-69页 |
·动态范围测试 | 第69-70页 |
·测试结果分析 | 第70-71页 |
·本章小结 | 第71-72页 |
6 结论与展望 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-76页 |
附录 | 第76-77页 |