摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章:绪论 | 第9-14页 |
·课题研究背景和意义 | 第9-10页 |
·行业研究方向 | 第10-12页 |
·论文研究目标 | 第12-13页 |
·论文组织结构 | 第13-14页 |
第二章:模数转换器概述 | 第14-27页 |
·模数转换器基本原理 | 第14-15页 |
·模数转换器主要种类 | 第15-21页 |
·快闪型ADC(Flash ADC) | 第15-16页 |
·逐次逼近ADC(SAR ADC) | 第16-17页 |
·流水线(Pipeline)型ADC | 第17-18页 |
·积分型ADC | 第18-20页 |
·时间交织型ADC | 第20-21页 |
·△Σ型ADC | 第21页 |
·模数转换器主要参数 | 第21-27页 |
·静态参数 | 第23-24页 |
·动态参数 | 第24-27页 |
第三章 SAR ADC系统设计以及算法研究和误差分析 | 第27-52页 |
·主DAC结构设计 | 第27-34页 |
·DAC分类与工作原理介绍 | 第28-33页 |
·SAR ADC中DAC结构设计 | 第33-34页 |
·SAR ADC具体架构和校正算法研究 | 第34-43页 |
·SAR ADC电路架构 | 第34-35页 |
·SAR ADC校正算法 | 第35-41页 |
·数字校正能力与校正DAC位数设定 | 第41-43页 |
·其他影响SAR ADC精度的误差分析 | 第43-49页 |
·电容失配 | 第43-44页 |
·比较器失调和模拟buffer失调 | 第44-46页 |
·开关非理想特性 | 第46-49页 |
·SAR ADC系统时序分析 | 第49-52页 |
第四章 SAR ADC单元模块设计及仿真 | 第52-71页 |
·主DAC与校正DAC电路设计 | 第52-56页 |
·SAR控制逻辑及其他数字电路设计 | 第56-59页 |
·比较器电路设计 | 第59-66页 |
·比较器参数与结构定义 | 第59-60页 |
·比较器具体电路设计 | 第60-66页 |
·模拟buffer电路设计 | 第66-71页 |
第五章 SAR ADC系统仿真结果和电路版图设计 | 第71-79页 |
·系统仿真结果 | 第71-76页 |
·静态参数仿真 | 第71-74页 |
·动态参数仿真 | 第74-76页 |
·电路版图设计 | 第76-79页 |
·版图设计规则 | 第76-78页 |
·SAR ADC版图设计 | 第78-79页 |
第六章 结论 | 第79-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-84页 |
硕士期间取得的研究成果 | 第84页 |