用于先进PLC的异构多核MPU研究与设计
| 摘要 | 第1-7页 |
| Abstract | 第7-12页 |
| 第1章 绪论 | 第12-18页 |
| ·可编程控制器和多核处理器的发展概况 | 第12-15页 |
| ·PLC 的发展概况 | 第12-13页 |
| ·多核处理器的发展概况 | 第13-15页 |
| ·课题的设计背景 | 第15-16页 |
| ·课题的研究内容、创新点 | 第16-17页 |
| ·论文章节结构 | 第17-18页 |
| 第2章 异构多核处理器体系结构的设计思想 | 第18-23页 |
| ·总体结构 | 第18-19页 |
| ·核类型 | 第19-20页 |
| ·基本核 | 第19页 |
| ·主核 | 第19-20页 |
| ·字符串核 | 第20页 |
| ·算术核 | 第20页 |
| ·核间通信 | 第20-21页 |
| ·主存 | 第20页 |
| ·处理器总线 | 第20页 |
| ·主核缓存 | 第20-21页 |
| ·中断 | 第21页 |
| ·中断种类及优先级 | 第21页 |
| ·中断响应流程 | 第21页 |
| ·时钟 | 第21-22页 |
| ·时钟系统 | 第21-22页 |
| ·核内时钟与跨核时钟 | 第22页 |
| ·时钟切换 | 第22页 |
| ·核运行模式的切换 | 第22-23页 |
| ·核运行 | 第22页 |
| ·运行模式 | 第22-23页 |
| 第3章 基本核的指令集 | 第23-29页 |
| ·指令格式 | 第23-24页 |
| ·操作码 | 第23页 |
| ·操作数 | 第23-24页 |
| ·基本指令集 | 第24-29页 |
| ·指令描述符号介绍 | 第24页 |
| ·数据操作指令 | 第24-26页 |
| ·跳转指令 | 第26-27页 |
| ·堆栈指令 | 第27页 |
| ·位操作指令 | 第27-28页 |
| ·核控制指令 | 第28-29页 |
| 第4章 基本核的硬件设计 | 第29-38页 |
| ·基本核的构架 | 第29-31页 |
| ·基本核各功能模块设计 | 第31-38页 |
| ·特殊功能寄存器SFR | 第31-32页 |
| ·程序存储器PM | 第32页 |
| ·数据存储器DM | 第32-33页 |
| ·状态机STATE | 第33页 |
| ·核执行器CEU | 第33-38页 |
| 第5章 功能核的设计 | 第38-48页 |
| ·主控核 | 第38-42页 |
| ·主控核指令 | 第38-39页 |
| ·主控核结构 | 第39-40页 |
| ·主控核的指令操作流程 | 第40-42页 |
| ·算术核 | 第42-44页 |
| ·算术核指令 | 第42-43页 |
| ·算术核结构 | 第43页 |
| ·算术核的指令实现 | 第43-44页 |
| ·字符串核 | 第44-48页 |
| ·字符串核指令 | 第45-46页 |
| ·字符串核结构 | 第46页 |
| ·字符串核指令实现 | 第46-48页 |
| 第6章 异构多核处理器的编程实现 | 第48-55页 |
| ·程序设计流程 | 第48-49页 |
| ·自顶向下设计与自底向上设计 | 第48页 |
| ·层次管理 | 第48-49页 |
| ·核内具体模块的目标功能和程序实现 | 第49-53页 |
| ·SFR模块的程序实现 | 第49-50页 |
| ·DM 模块的程序实现 | 第50-51页 |
| ·PM 模块的程序实现 | 第51页 |
| ·STATE模块的程序实现 | 第51-52页 |
| ·CEU 模块的程序实现 | 第52-53页 |
| ·基本核模块的程序实现 | 第53-54页 |
| ·异构多核处理器的程序实现 | 第54-55页 |
| 第7章 异构多核处理器在软硬件上实现过程 | 第55-64页 |
| ·Libero IDE V9.0介绍 | 第55-57页 |
| ·具体模块的编译和仿真的过程 | 第57页 |
| ·电路综合 | 第57-58页 |
| ·仿真 | 第58-59页 |
| ·前仿真 | 第58-59页 |
| ·综合后仿真 | 第59页 |
| ·布局布线后仿真 | 第59页 |
| ·布局布线 | 第59-62页 |
| ·引脚分配 | 第60页 |
| ·布局布线 | 第60-61页 |
| ·时序约束和分析 | 第61页 |
| ·功耗分析 | 第61-62页 |
| ·开发板 | 第62-64页 |
| ·开发板介绍 | 第62-63页 |
| ·下载编程文件 | 第63-64页 |
| 第8章 应用程序验证 | 第64-72页 |
| ·单核程序验证 | 第64-67页 |
| ·仿真结果 | 第64-66页 |
| ·在FPGA 开发板上的验证 | 第66-67页 |
| ·单核程序验证结论 | 第67页 |
| ·多核程序验证 | 第67-71页 |
| ·单核、多核比对的程序 | 第67-68页 |
| ·单核、多核比对的结果 | 第68-71页 |
| ·应用程序验证结论 | 第71-72页 |
| 结论 | 第72-73页 |
| 参考文献 | 第73-77页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第77-78页 |
| 致谢 | 第78-79页 |