摘要 | 第1-5页 |
ABSTRACT | 第5-15页 |
第一章 绪论 | 第15-20页 |
·可重构密码处理系统实现的背景 | 第15页 |
·可重构密码处理的研究现状 | 第15-17页 |
·可重构密码处理的研究意义 | 第17-18页 |
·本文研究内容及主要研究成果 | 第18-20页 |
·本文研究内容 | 第18页 |
·主要研究成果 | 第18-20页 |
第二章 分组密码算法分析 | 第20-26页 |
·密码算法简介 | 第20-21页 |
·分组密码算法的基本运算模块分析 | 第21-22页 |
·分组密码算法处理结构及其特点 | 第22-25页 |
·本章小结 | 第25-26页 |
第三章 可重构密码处理系统及可重构密码运算模块设计 | 第26-46页 |
·可重构密码处理系统设计 | 第26-28页 |
·可重构密码处理系统的组成 | 第26页 |
·存储模块 | 第26-27页 |
·控制模块 | 第27页 |
·可重构密码处理模块的组成与结构设计 | 第27-28页 |
·可重构密码运算模块设计 | 第28-45页 |
·S 盒替代模块设计 | 第28-32页 |
·可重构移位模块设计 | 第32-35页 |
·可重构置换模块设计 | 第35-37页 |
·模加/减运算模块设计 | 第37-40页 |
·模乘运算模块设计 | 第40-45页 |
·本章小结 | 第45-46页 |
第四章 DES/AES 可重构密码处理结构实现与算法验证 | 第46-57页 |
·可重构密码处理结构实现及其性能分析 | 第46-52页 |
·DES 算法介绍 | 第46-47页 |
·AES 算法介绍 | 第47-49页 |
·可重构密码处理结构实现及性能分析 | 第49-52页 |
·DES 算法的映射与仿真验证 | 第52-54页 |
·DES 算法映射 | 第52页 |
·仿真验证 | 第52-54页 |
·AES 算法的映射与仿真验证 | 第54-56页 |
·AES 算法映射 | 第54-55页 |
·仿真验证 | 第55-56页 |
·本章小结 | 第56-57页 |
第五章 高性价比AES 密码系统的VLSI 实现 | 第57-66页 |
·字节代换(ByteSub)硬件可逆设计与流水线实现 | 第57-59页 |
·仿射变换及其逆变换的硬件实现 | 第58页 |
·GF(2~8)域中模逆运算的硬件设计与流水线实现 | 第58页 |
·字节代换整体可逆设计与流水线 | 第58-59页 |
·列混合(MixColumn)硬件可逆设计与流水线实现 | 第59-61页 |
·列混合变换的硬件实现 | 第60页 |
·列混合可逆设计与流水线实现 | 第60-61页 |
·AES 加/解密系统的整体实现 | 第61-63页 |
·AES 轮间轮内双流水结构 | 第61-62页 |
·密钥扩展 | 第62-63页 |
·仿真验证与实验结果分析 | 第63-64页 |
·本章小结 | 第64-66页 |
第六章 总结与展望 | 第66-68页 |
·总结 | 第66页 |
·展望 | 第66-68页 |
参考文献 | 第68-71页 |
致谢 | 第71-72页 |
在学期间的研究成果及发表的学术论文 | 第72页 |