| 摘要 | 第1-5页 |
| Abstract | 第5-11页 |
| 第1章 绪论 | 第11-17页 |
| ·论文研究背景和意义 | 第11-12页 |
| ·TD-SCDMA频点拉远系统的FPGA实现概况 | 第12-14页 |
| ·论文的内容及结构 | 第14-17页 |
| 第2章 TD-SCDMA频点拉远系统中发射机的几种关键技术 | 第17-40页 |
| ·软件无线电关键技术 | 第17-19页 |
| ·TD-SCDMA频点拉远系统的数字上变频技术 | 第19-33页 |
| ·带通信号采样理论 | 第19-22页 |
| ·多速率信号处理 | 第22-27页 |
| ·多相滤波结构 | 第27-30页 |
| ·数字信号正交变换理论 | 第30-31页 |
| ·高效数字滤波器 | 第31-33页 |
| ·TD-SCDMA频点拉远系统的数字削峰技术 | 第33-38页 |
| ·削峰简介 | 第33页 |
| ·削峰原理 | 第33-35页 |
| ·基带削峰 | 第35-38页 |
| ·本章小结 | 第38-40页 |
| 第3章 TD-SCDMA频点拉远系统的FPGA硬件设计与实现 | 第40-52页 |
| ·硬件框图 | 第40-41页 |
| ·关键器件具体功能和配置 | 第41-51页 |
| ·FPGA芯片StratixⅡ EP2S60 | 第41-42页 |
| ·时钟源芯片:AD9516 | 第42-47页 |
| ·AD下变频芯片:AD6655 | 第47-49页 |
| ·AD转换芯片:AD9779 | 第49-51页 |
| ·本章小结 | 第51-52页 |
| 第4章 TD-SCDMA频点拉远系统的FPGA软件设计与实现 | 第52-71页 |
| ·FPGA软件设计流程 | 第52-54页 |
| ·系统功能的FPGA设计与实现 | 第54-70页 |
| ·RBI接口模块 | 第56页 |
| ·系统时序逻辑控制模块 | 第56-57页 |
| ·功率控制模块 | 第57-58页 |
| ·载波路由选择模块 | 第58-59页 |
| ·抓帧模块 | 第59-60页 |
| ·数字上变频模块 | 第60-68页 |
| ·数字削峰模块 | 第68-70页 |
| ·本章小结 | 第70-71页 |
| 第5章 系统调试、性能测试与分析 | 第71-81页 |
| ·基本测试仪器和设备 | 第71页 |
| ·系统性能测试 | 第71-80页 |
| ·相邻信道性能调试 | 第72-74页 |
| ·调制准确度调试 | 第74-76页 |
| ·本振泄漏抑制调试 | 第76-78页 |
| ·DUC/CFR资源占用情况 | 第78-80页 |
| ·本章小结 | 第80-81页 |
| 第6章 结论与展望 | 第81-83页 |
| ·总结 | 第81页 |
| ·论文解决的关键问题及创新点 | 第81页 |
| ·后续工作建议 | 第81-83页 |
| 参考文献: | 第83-85页 |
| 致谢 | 第85-86页 |
| 攻读硕士学位期间取得的研究成果 | 第86页 |