摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-14页 |
·信道编码技术的发展 | 第8-10页 |
·LDPC码的特点及发展 | 第10-11页 |
·LDPC码的研究展望 | 第11-12页 |
·本文的主要研究工作及内容安排 | 第12-14页 |
第二章 LDPC码概述 | 第14-21页 |
·LDPC码的定义及其Tanner图描述 | 第14-16页 |
·LDPC码的定义及其描述 | 第14-15页 |
·Tanner图表示 | 第15-16页 |
·正则LDPC码的构造方法 | 第16-18页 |
·Gallager的构造法 | 第16-17页 |
·Mackay的构造法 | 第17页 |
·几何结构的构造法 | 第17-18页 |
·非规则LDPC码的构造方法 | 第18-20页 |
·π旋转LDPC码的构造法 | 第18-20页 |
·近似上三角形式的LDPC码构造法 | 第20页 |
·循环码的LDPC码构造法 | 第20页 |
·本章小结 | 第20-21页 |
第三章 LDPC编码原理与FPGA实现 | 第21-35页 |
·LDPC码编码原理 | 第21-25页 |
·基于高斯消去的直接编码 | 第21页 |
·RU算法编码 | 第21-23页 |
·循环码或者准循环码的编码 | 第23-24页 |
·构造半随机校验矩阵 | 第24-25页 |
·RU算法编码的FPGA实现 | 第25-28页 |
·RU算法编码 | 第25-27页 |
·编程与FPGA硬件实现 | 第27-28页 |
·LDPC 长码编码的FPGA实现 | 第28-31页 |
·长码编码分析 | 第28页 |
·长码编码编程 | 第28-30页 |
·功能和时序仿真 | 第30-31页 |
·LDPC长码编码的ASIC优化设计 | 第31-34页 |
·资源复用和资源复制 | 第31-32页 |
·LDPC码编码优化设计 | 第32-34页 |
·本章小结 | 第34-35页 |
第四章 LDPC码译码算法及超越函数的FPGA实现 | 第35-50页 |
·LDPC码译码算法 | 第35-41页 |
·BF算法 | 第35-36页 |
·加权BF算法 | 第36页 |
·MP译码算法 | 第36页 |
·BP译码算法 | 第36-40页 |
·密度进化算法 | 第40-41页 |
·比特翻转译码的FPGA实现 | 第41页 |
·基于CORDIC算法的指数函数的FPGA实现 | 第41-47页 |
·CORDIC算法原理 | 第42-44页 |
·CORDIC内核及前后处理单元设计 | 第44-45页 |
·仿真及数据分析 | 第45-46页 |
·综合及时序验证 | 第46-47页 |
·基于CORDIC的反双曲正切函数的FPGA实现 | 第47-49页 |
·向量计算模式 | 第47页 |
·仿真及数据分析 | 第47-48页 |
·综合及时序验证 | 第48-49页 |
·本章小结 | 第49-50页 |
第五章 基于马尔可夫的LDPC码围长检测研究 | 第50-58页 |
·基于校验矩阵的围长检测 | 第50-52页 |
·基于校验矩阵的围长检测 | 第50-51页 |
·校验矩阵的构造 | 第51-52页 |
·环路检测定理 | 第52页 |
·基于马尔可夫的LDPC码围长检测研究 | 第52-56页 |
·马尔可夫过程 | 第52-53页 |
·概率矩阵的构造 | 第53-55页 |
·围长检测分析 | 第55-56页 |
·根据双向图的变换直观检测 | 第56-57页 |
·本章小结 | 第57-58页 |
第六章 结论与总结 | 第58-60页 |
参考文献 | 第60-65页 |
致谢 | 第65-66页 |
作者在攻读硕士期间的主要研究成果 | 第66页 |