| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-18页 |
| ·可重构技术简介 | 第10-14页 |
| ·可重构问题的提出 | 第10-11页 |
| ·相关技术 | 第11-12页 |
| ·国内外研究现状 | 第12-14页 |
| ·演化硬件技术简介 | 第14-16页 |
| ·演化硬件技术的提出 | 第14-15页 |
| ·国内外研究现状 | 第15-16页 |
| ·课题研究意义及主要内容 | 第16页 |
| ·本文的组织 | 第16-18页 |
| 第2章 可重构技术基本原理 | 第18-27页 |
| ·可重构技术的硬件基础 | 第18-21页 |
| ·FPGA的基本结构 | 第18-21页 |
| ·快速重构技术 | 第21页 |
| ·可重构系统分类 | 第21-26页 |
| ·本章小结 | 第26-27页 |
| 第3章 基于BITSTREAM的演化硬件适应度评估 | 第27-46页 |
| ·演化硬件适应度评估要求分析 | 第27-28页 |
| ·可重构方法分析 | 第28-32页 |
| ·适应度快速评估平台模型 | 第32-38页 |
| ·Bitstream的结构分析 | 第32-35页 |
| ·B-Chameleon平台 | 第35-37页 |
| ·实验条件 | 第37-38页 |
| ·B-Chameleon平台耗时分析 | 第38-44页 |
| ·配置 | 第39-42页 |
| ·回读 | 第42-44页 |
| ·B-Chameleon平台的精确性分析 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第4章 基于B-CHAMELEON平台的应用实例 | 第46-65页 |
| ·电路演化的快速评估实例 | 第46-61页 |
| ·电路演化 | 第46-49页 |
| ·电路配置 | 第49-54页 |
| ·电路回读 | 第54-56页 |
| ·电路功能测试 | 第56页 |
| ·Bitstream过滤 | 第56-61页 |
| ·修改后再配置 | 第61页 |
| ·平台的优势 | 第61-63页 |
| ·本章小结 | 第63-65页 |
| 结论 | 第65-66页 |
| 参考文献 | 第66-70页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第70-71页 |
| 致谢 | 第71页 |