基于USB2.0接口的10-OTP烧录器设计
| 中文摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-10页 |
| ·论文选题背景 | 第7页 |
| ·国内外的现状 | 第7-8页 |
| ·主要研究内容 | 第8页 |
| ·本文所做工作 | 第8-9页 |
| ·论文总体结构 | 第9-10页 |
| 第二章 系统总体设计及相关技术基础 | 第10-19页 |
| ·系统总体设计 | 第10-14页 |
| ·烧写目标芯片的时序要求 | 第10-12页 |
| ·设计方案的提出 | 第12-13页 |
| ·系统框架图 | 第13-14页 |
| ·相关技术基础 | 第14-18页 |
| ·USB 接口技术 | 第14-16页 |
| ·SFI 接口技术 | 第16-18页 |
| ·本章小结 | 第18-19页 |
| 第三章 系统硬件设计 | 第19-30页 |
| ·FS7805 系统电路设计 | 第19-21页 |
| ·FPGA 外围电路设计 | 第21-22页 |
| ·Buffer 缓冲器设计 | 第22-23页 |
| ·Socket 底座设计 | 第23-25页 |
| ·两个特殊的电源设计 | 第25-27页 |
| ·烧写目标芯片电源设计 | 第25-26页 |
| ·防止芯片短路的电源设计 | 第26-27页 |
| ·印制电路板 | 第27-28页 |
| ·本章小结 | 第28-30页 |
| 第四章 IC 程序设计 | 第30-40页 |
| ·Verilog HDL 概述 | 第30页 |
| ·FPGA 设计流程 | 第30-32页 |
| ·Mater FPGA 的内部电路实现 | 第32-35页 |
| ·读写缓冲区子模块设计 | 第32-33页 |
| ·与MCU 通信子模块设计 | 第33-34页 |
| ·控制芯片LED 子模块设计 | 第34页 |
| ·Master FPGA 顶层模块设计 | 第34-35页 |
| ·Slave FPGA 的内部电路实现 | 第35-38页 |
| ·解析写缓冲区子模块设计 | 第36-37页 |
| ·烧写目标芯片子模块设计 | 第37-38页 |
| ·Slave FPGA 顶层模块设计 | 第38页 |
| ·本章小结 | 第38-40页 |
| 第五章 USB 驱动程序及固件程序设计 | 第40-50页 |
| ·USB 驱动程序设计 | 第40-44页 |
| ·WDM 驱动模型体系结构 | 第40-41页 |
| ·USB 驱动程序的工作原理 | 第41-43页 |
| ·10-OTP 烧录器驱动程序的主要例程设计 | 第43-44页 |
| ·驱动程序的调试 | 第44页 |
| ·固件程序设计 | 第44-49页 |
| ·固件程序设计框架 | 第44-45页 |
| ·初始化模块 | 第45-47页 |
| ·中断服务程序模块 | 第47-48页 |
| ·主循环模块 | 第48-49页 |
| ·本章小结 | 第49-50页 |
| 第六章 烧写芯片流程及上位机软件实现 | 第50-58页 |
| ·烧录器数据流格式规范 | 第50-51页 |
| ·上位机主界面设计及数据通信接口的实现 | 第51-54页 |
| ·烧写目标芯片的上位机软件实现 | 第54-56页 |
| ·读取目标芯片的上位机软件实现 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第七章 总结与展望 | 第58-59页 |
| ·总结 | 第58页 |
| ·展望 | 第58-59页 |
| 参考文献 | 第59-61页 |
| 攻读硕士学位期间公开发表的论文 | 第61-62页 |
| 致谢 | 第62页 |