摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第一章 绪论 | 第11-15页 |
·音频传输、路由的现状 | 第11-12页 |
·音频传输、路由的发展趋势 | 第12-13页 |
·课题的研究内容 | 第13-15页 |
第二章 系统方案的设计 | 第15-23页 |
·音频传输系统的基本组成与基本原理 | 第15页 |
·数字音频处理器的选择方案 | 第15-16页 |
·外部存储器的选择方案 | 第16-19页 |
·外部存储器介绍 | 第16-18页 |
·存储器选择 | 第18-19页 |
·网络控制器的实现方案 | 第19页 |
·FPGA的选择方案 | 第19-21页 |
·ADC及DAC的选择 | 第21页 |
·系统的总体方案设计 | 第21-23页 |
第三章 基于以太网的音频传输单元的设计与实现 | 第23-52页 |
·基于以太网的音频传输单元的工作原理、框图 | 第23-29页 |
·FPGA模块的工作配置 | 第24-26页 |
·FPGA模块的功能定义和框图 | 第26-29页 |
·FPGA模块的实现 | 第29-42页 |
·音频路由功能的实现 | 第29-30页 |
·同步FIFO设计 | 第30-34页 |
·ADC芯片定标模块实现原理 | 第34-35页 |
·正弦波产生模块及其FPGA实现 | 第35-38页 |
·LED模块实现 | 第38-39页 |
·时钟信号的处理 | 第39-40页 |
·音频路由功能仿真 | 第40-42页 |
·FPGA配置的实现 | 第42-47页 |
·FPGA加载的数据流格式 | 第42页 |
·FPGA上电配置过程 | 第42-43页 |
·Express模式FPGA配置的实现 | 第43-46页 |
·可编程配置文件的生成 | 第46-47页 |
·FPGA模块设计中遇到的问题 | 第47-51页 |
·信号毛刺的产生及消除 | 第48页 |
·时钟问题 | 第48-50页 |
·状态机设计的一般原则 | 第50-51页 |
·小结 | 第51-52页 |
第四章 AES数字音频I/O模块设计 | 第52-62页 |
·I2S协议介绍 | 第52-53页 |
·数字音频接口规范 | 第53-55页 |
·线路驱动器特性 | 第54页 |
·线路接收器特性 | 第54-55页 |
·AES数字I/O模块原理图设计 | 第55-59页 |
·数字信号输入、输出处理 | 第56-57页 |
·时钟信号处理 | 第57-58页 |
·AK4114芯片应用设计 | 第58-59页 |
·外围电路设计 | 第59页 |
·AES数字I/O模块PCB设计 | 第59-61页 |
·小结 | 第61-62页 |
第五章 以太网控制器的FPGA设计与实现 | 第62-88页 |
·以太网基本原理 | 第62-66页 |
·以太网协议的参考模型 | 第63-64页 |
·MAC子层 | 第64-66页 |
·媒体无关接口(Media Independent Interface) | 第66页 |
·以太网控制器(MAC)的基本框架 | 第66-68页 |
·以太网控制器(MAC)程序的实现 | 第68-83页 |
·顶层程序-eth_top | 第68-71页 |
·媒体无关接口模块(Media Independent Interface Module) | 第71-74页 |
·数据发送模块 | 第74-79页 |
·数据接收模块 | 第79-81页 |
·控制模块 | 第81-83页 |
·程序的仿真与测试 | 第83-88页 |
·顶层程序 | 第84-85页 |
·外部PHY芯片模拟程序 | 第85页 |
·仿真结果 | 第85-88页 |
第六章 系统调试 | 第88-93页 |
·AES数字音频I/O模块调试 | 第88页 |
·FPGA模块调试 | 第88-89页 |
·系统联调 | 第89-91页 |
·基于以太网的音频传输单元性能指标 | 第91-92页 |
·小结 | 第92-93页 |
第七章 总结 | 第93-94页 |
致谢 | 第94-95页 |
参考文献 | 第95-97页 |
个人简历 | 第97-98页 |
附录 | 第98-99页 |