摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
目录 | 第6-8页 |
表目录 | 第8-9页 |
图目录 | 第9-10页 |
第一章 绪论 | 第10-14页 |
·课题研究背景 | 第10-11页 |
·课题研究的任务 | 第11-12页 |
·本文的主要工作 | 第12页 |
·本文的结构安排 | 第12-14页 |
第二章 分组交换中的关键技术分析与研究 | 第14-24页 |
·引言 | 第14页 |
·分组交换中的排队机制 | 第14-18页 |
·输出排队(OQ)结构 | 第14-15页 |
·输入排队(IQ)结构 | 第15-16页 |
·联合输入输出排队(CIOQ)结构 | 第16-17页 |
·联合输入交叉点排队(CICQ)结构 | 第17-18页 |
·基本的调度算法 | 第18-23页 |
·输出排队调度算法 | 第19-21页 |
·输入排队调度算法 | 第21-23页 |
·本章小结 | 第23-24页 |
第三章 一种基于缓存逻辑共享的CICQ调度算法及性能分析 | 第24-33页 |
·引言 | 第24页 |
·结构模型及定义 | 第24-25页 |
·ETFRR调度算法 | 第25-27页 |
·数学建模 | 第27-31页 |
·单队列情形 | 第27-28页 |
·两队列情形 | 第28-31页 |
·性能仿真 | 第31-32页 |
·本章小结 | 第32-33页 |
第四章 T比特路由器中单元级交换网络的实现 | 第33-46页 |
·单元级交换网络的总体方案 | 第33-35页 |
·子交换单元结构的实现 | 第35-36页 |
·子交换单元调度机的实现 | 第36-41页 |
·调度机的功能模块 | 第36-37页 |
·IS调度机的硬件实现 | 第37-40页 |
·CS调度机的硬件实现 | 第40-41页 |
·仿真结果 | 第41页 |
·整机双端口测试结果 | 第41-45页 |
·吞吐量性能测试 | 第42-43页 |
·时延性能测试 | 第43-45页 |
·本章小结 | 第45-46页 |
结束语 | 第46-47页 |
致谢 | 第47-48页 |
参考文献 | 第48-51页 |
作者在学期间取得的学术成果 | 第51页 |