首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

众核体系结构下单核的设计与优化

提要第1-7页
第一章 引言第7-14页
   ·处理器发展概述第7-11页
     ·处理器性能的变化第7-8页
     ·处理器评价标准第8页
     ·处理器设计壁垒及多核之路第8-10页
     ·many-core 和multi-core第10-11页
     ·小结第11页
   ·课题背景第11-12页
   ·本文主要内容第12-14页
第二章 国内外处理器现状第14-23页
   ·国外处理器现状第14-18页
     ·处理器设计趋势第14-15页
     ·国外主流公司的产品第15-18页
   ·国内处理器的现状第18页
   ·处理器的前沿发展第18-21页
   ·多核或众核结构中单核的复杂度第21-23页
第三章 众核结构下单核处理器的设计第23-31页
   ·单核的整体结构第23-27页
     ·指令集的选取第25页
     ·流水线的划分第25-27页
   ·小核中子模块的作用第27-30页
     ·PC 和IR 级第27-28页
     ·译码和RF 级第28-29页
     ·执行级和写回级第29-30页
   ·小结第30-31页
第四章 FORWARD 逻辑的实现第31-49页
   ·FORWARD 技术引入的原因第31-37页
     ·流水线中的相关及解决第31-33页
     ·Forward 逻辑的引入第33-37页
   ·FORWARD 逻辑的实现第37-43页
     ·Forward 逻辑的原理第37-39页
     ·定点Forward 逻辑的RTL 设计第39-43页
   ·FORWARD 逻辑的综合及时延改进第43-46页
     ·Forward 逻辑的Design Compiler 综合第43-44页
     ·时延改进第44-46页
   ·浮点FORWARD 逻辑的设计第46-47页
   ·性能测试第47-48页
   ·小结第48-49页
第五章 特殊指令的实现第49-59页
   ·非对齐访存指令的实现第49-54页
     ·小核的访存指令第49-51页
     ·非对齐指令的引入第51-52页
     ·LWR/LWL 和SWL/SWR 指令实现原理第52-53页
     ·非对齐指令性的RTL 描述第53-54页
   ·硬件上同步指令的实现第54-59页
     ·锁机制的意义第54-55页
     ·同步指令的RTL 实现第55-59页
第六章 功能仿真与验证第59-67页
   ·验证的介绍第59-60页
   ·模拟器第60-67页
     ·C 模拟器第61-62页
     ·RTL 模拟器第62-64页
     ·验证平台的介绍第64-67页
第七章 结论和展望第67-70页
   ·结论第67-68页
   ·展望第68-70页
参考文献第70-74页
摘要第74-77页
ABSTRACT第77-81页
致谢第81页

论文共81页,点击 下载论文
上一篇:虚拟实验教学系统程控电源的研制
下一篇:双频微带天线的研究与设计