提要 | 第1-7页 |
第一章 引言 | 第7-14页 |
·处理器发展概述 | 第7-11页 |
·处理器性能的变化 | 第7-8页 |
·处理器评价标准 | 第8页 |
·处理器设计壁垒及多核之路 | 第8-10页 |
·many-core 和multi-core | 第10-11页 |
·小结 | 第11页 |
·课题背景 | 第11-12页 |
·本文主要内容 | 第12-14页 |
第二章 国内外处理器现状 | 第14-23页 |
·国外处理器现状 | 第14-18页 |
·处理器设计趋势 | 第14-15页 |
·国外主流公司的产品 | 第15-18页 |
·国内处理器的现状 | 第18页 |
·处理器的前沿发展 | 第18-21页 |
·多核或众核结构中单核的复杂度 | 第21-23页 |
第三章 众核结构下单核处理器的设计 | 第23-31页 |
·单核的整体结构 | 第23-27页 |
·指令集的选取 | 第25页 |
·流水线的划分 | 第25-27页 |
·小核中子模块的作用 | 第27-30页 |
·PC 和IR 级 | 第27-28页 |
·译码和RF 级 | 第28-29页 |
·执行级和写回级 | 第29-30页 |
·小结 | 第30-31页 |
第四章 FORWARD 逻辑的实现 | 第31-49页 |
·FORWARD 技术引入的原因 | 第31-37页 |
·流水线中的相关及解决 | 第31-33页 |
·Forward 逻辑的引入 | 第33-37页 |
·FORWARD 逻辑的实现 | 第37-43页 |
·Forward 逻辑的原理 | 第37-39页 |
·定点Forward 逻辑的RTL 设计 | 第39-43页 |
·FORWARD 逻辑的综合及时延改进 | 第43-46页 |
·Forward 逻辑的Design Compiler 综合 | 第43-44页 |
·时延改进 | 第44-46页 |
·浮点FORWARD 逻辑的设计 | 第46-47页 |
·性能测试 | 第47-48页 |
·小结 | 第48-49页 |
第五章 特殊指令的实现 | 第49-59页 |
·非对齐访存指令的实现 | 第49-54页 |
·小核的访存指令 | 第49-51页 |
·非对齐指令的引入 | 第51-52页 |
·LWR/LWL 和SWL/SWR 指令实现原理 | 第52-53页 |
·非对齐指令性的RTL 描述 | 第53-54页 |
·硬件上同步指令的实现 | 第54-59页 |
·锁机制的意义 | 第54-55页 |
·同步指令的RTL 实现 | 第55-59页 |
第六章 功能仿真与验证 | 第59-67页 |
·验证的介绍 | 第59-60页 |
·模拟器 | 第60-67页 |
·C 模拟器 | 第61-62页 |
·RTL 模拟器 | 第62-64页 |
·验证平台的介绍 | 第64-67页 |
第七章 结论和展望 | 第67-70页 |
·结论 | 第67-68页 |
·展望 | 第68-70页 |
参考文献 | 第70-74页 |
摘要 | 第74-77页 |
ABSTRACT | 第77-81页 |
致谢 | 第81页 |