基于可编程逻辑的硬件平台的设计与形式化验证
致谢 | 第1-6页 |
中文摘要 | 第6-8页 |
ABSTRACT | 第8-13页 |
1 绪论 | 第13-22页 |
·选题的目的和意义 | 第13-14页 |
·安全硬件平台的研究情况 | 第14-15页 |
·故障安全概念 | 第14页 |
·安全计算机发展情况 | 第14-15页 |
·形式化验证 | 第15-20页 |
·形式化验证方法分类 | 第16页 |
·基于断言的模型检验 | 第16-18页 |
·断言方法的确定 | 第18-20页 |
·论文的研究内容和组织结构 | 第20-21页 |
·本章小结 | 第21-22页 |
2 安全硬件平台系统结构设计 | 第22-33页 |
·安全计算机结构分析 | 第22-25页 |
·安全苛求系统对硬件平台的要求 | 第22页 |
·常见安全硬件平台结构 | 第22-24页 |
·我国铁路的计算机联锁系统结构 | 第24-25页 |
·几种二取二安全计算机结构比较 | 第25-29页 |
·双通道双处理器锁步结构 | 第25-26页 |
·双套算法的二乘二取二安全平台结构 | 第26-27页 |
·单板双机嵌入式容错系统 | 第27-29页 |
·二取二安全硬件平台设计 | 第29-32页 |
·CBTC系统中安全硬件平台的功能要求 | 第29-30页 |
·二取二安全硬件平台结构设计 | 第30-31页 |
·二取二安全硬件平台接口 | 第31-32页 |
·本章小结 | 第32-33页 |
3 安全硬件平台功能设计 | 第33-41页 |
·安全性设计 | 第33-36页 |
·安全硬件平台同步方式 | 第33-35页 |
·安全硬件平台数据比较方式 | 第35-36页 |
·通用性设计 | 第36-39页 |
·处理器要求 | 第37页 |
·数据帧结构和控制字 | 第37-38页 |
·处理器与比较核的接口格式 | 第38-39页 |
·应用软件调度策略 | 第39-40页 |
·安全比较核设计 | 第40页 |
·本章小结 | 第40-41页 |
4 基于可编程逻辑的安全比较核设计 | 第41-59页 |
·使用工具和设计方法介绍 | 第41-44页 |
·FPGA的结构和特点 | 第41-43页 |
·VHDL的特点 | 第43-44页 |
·安全比较核的总体方案 | 第44-45页 |
·各功能模块的设计与实现 | 第45-53页 |
·数据接收、校验模块的设计与实现 | 第46-48页 |
·数据比较模块的设计与实现 | 第48-51页 |
·比较结果审核、自检模块的设计与实现 | 第51-52页 |
·同步模块的设计与实现 | 第52-53页 |
·模块的仿真结果分析 | 第53-58页 |
·数据接收、校验模块的仿真结果分析 | 第53-55页 |
·数据比较模块的仿真结果分析 | 第55-57页 |
·比较结果审核、自检模块的仿真结果分析 | 第57页 |
·同步模块的仿真结果分析 | 第57-58页 |
·本章小结 | 第58-59页 |
5 安全比较核的形式化验证 | 第59-69页 |
·基于PSL的断言 | 第59-61页 |
·PSL概述 | 第59页 |
·PSL断言的实现结构 | 第59-60页 |
·基于PSL进行形式化验证的流程 | 第60-61页 |
·基于PSL的安全比较核功能验证 | 第61-68页 |
·断言的必要性 | 第61页 |
·安全比较核重点模块的断言方案 | 第61-62页 |
·断言执行步骤举例分析 | 第62-66页 |
·断言的执行情况分析 | 第66-68页 |
·本章小结 | 第68-69页 |
6 结论和展望 | 第69-70页 |
参考文献 | 第70-72页 |
作者简历 | 第72-74页 |
学位论文数据集 | 第74页 |