低中频数字接收机的模数转换器的设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-12页 |
| ·数字接收机概述 | 第7-8页 |
| ·数字接收机的几种结构 | 第8-11页 |
| ·零中频结构 | 第8-9页 |
| ·低中频结构 | 第9-10页 |
| ·中频结构 | 第10页 |
| ·射频结构 | 第10-11页 |
| ·论文结构 | 第11-12页 |
| 第二章 A/D 转换器概述 | 第12-29页 |
| ·A/D 转换器的主要特性参数 | 第12-21页 |
| ·静态特性 | 第12-16页 |
| ·频率特性 | 第16-21页 |
| ·高速A/D 转换器结构 | 第21-29页 |
| ·Flash A/D 转换器 | 第21-22页 |
| ·两步A/D 转换器 | 第22-24页 |
| ·内插式A/D 转换器 | 第24-25页 |
| ·折叠式A/D 转换器 | 第25-26页 |
| ·流水线A/D 转换器 | 第26-29页 |
| 第三章 流水线A/D 转换器系统分析 | 第29-44页 |
| ·流水线A/D 转换器电路分析 | 第29-33页 |
| ·速度分析 | 第29-30页 |
| ·功耗分析 | 第30-32页 |
| ·每级1.5 位结构 | 第32-33页 |
| ·流水线A/D 转换器的误差分析 | 第33-38页 |
| ·比较器失调 | 第34页 |
| ·增益误差 | 第34-35页 |
| ·电容匹配误差 | 第35-36页 |
| ·sub-DAC 的非线性误差 | 第36页 |
| ·时钟抖动 | 第36-37页 |
| ·电荷注入 | 第37-38页 |
| ·时钟馈通 | 第38页 |
| ·误差校正技术 | 第38-42页 |
| ·电容失配的模拟校正技术 | 第38-40页 |
| ·比较器失调的数字校正 | 第40-42页 |
| ·流水线A/D 转换器的优缺点 | 第42-44页 |
| 第四章 流水线A/D 转换器的电路设计 | 第44-69页 |
| ·A/D 转换器的整体结构 | 第44-45页 |
| ·采样保持电路的设计 | 第45-55页 |
| ·下极板采样技术介绍 | 第45-46页 |
| ·电路结构的选取 | 第46-47页 |
| ·自举开关的设计 | 第47-50页 |
| ·运算放大器的设计 | 第50-53页 |
| ·共模反馈电路的设计 | 第53-55页 |
| ·精确乘2 电路设计 | 第55-58页 |
| ·比较器的设计 | 第58-63页 |
| ·其他电路模块的设计 | 第63-66页 |
| ·两相不交叠时钟的设计 | 第63-64页 |
| ·Sub-DAC 设计 | 第64-65页 |
| ·最后一级DAC 设计 | 第65页 |
| ·数字校正电路设计 | 第65-66页 |
| ·A/D 转换器的仿真结果 | 第66-69页 |
| 第五章 混合信号的版图设计 | 第69-76页 |
| ·版图设计的基本问题 | 第69-72页 |
| ·匹配问题 | 第69-71页 |
| ·负载问题 | 第71页 |
| ·耦合问题 | 第71-72页 |
| ·A/D 转换器的版图设计 | 第72-76页 |
| ·芯片的总体布局 | 第72-73页 |
| ·版图实现 | 第73-76页 |
| 第六章 总结及未来工作展望 | 第76-77页 |
| 参考文献 | 第77-80页 |
| 致谢 | 第80页 |