用于核磁共振信号的数字示波器设计
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第1章 引言 | 第9-13页 |
·数字示波器的概述 | 第9页 |
·数字示波器的研究背景及意义 | 第9-10页 |
·数字示波器的国内外研究动态 | 第10-11页 |
·数字示波器的发展趋势 | 第11页 |
·本数字示波器的主要性能指标 | 第11-12页 |
·本论文主要内容及章节安排 | 第12-13页 |
第2章 数字存储示波器总体设计方案 | 第13-17页 |
·数字示波器的原理 | 第13页 |
·系统设计方案对比分析 | 第13-15页 |
·数字示波器的性能指标 | 第15-17页 |
·数字采样率 | 第15页 |
·存储带宽 | 第15页 |
·存储深度M | 第15-16页 |
·分辨率 | 第16页 |
·扫描时间因数t/div | 第16-17页 |
第3章 数字示波器硬件设计 | 第17-38页 |
·数字示波器硬件设计总体框图 | 第17-18页 |
·数据采集部分硬件设计 | 第18-27页 |
·控制芯片 | 第18-19页 |
·加法电路控制 | 第19-21页 |
·触发控制 | 第21-22页 |
·采集方式 | 第22-25页 |
·A/D 控制 | 第25-27页 |
·数据存储部分硬件设计 | 第27-30页 |
·双口RAM | 第27-28页 |
·A/D 转换结果存储 | 第28-29页 |
·时间参数△t 存储 | 第29-30页 |
·数据显示部分硬件设计 | 第30-32页 |
·液晶的选取 | 第30-31页 |
·C8051F020 与液晶显示模块的接口设计 | 第31-32页 |
·相关辅助电路设计 | 第32-35页 |
·电源模块设计 | 第32-33页 |
·单片机与CPLD 芯片JTAG 设计 | 第33-35页 |
·PCB 制板及硬件调试 | 第35-38页 |
·PCB 设计 | 第35-36页 |
·电路焊接 | 第36页 |
·电路测试 | 第36-38页 |
第4章 数字示波器软件设计 | 第38-53页 |
·CPLD 数字电路控制芯片软件设计 | 第38-45页 |
·被测信号周期测量程序 | 第39-40页 |
·间隔时间△t | 第40-41页 |
·m 为随机序列 | 第41-42页 |
·AD 控制 | 第42-44页 |
·双口RAM 存储 | 第44-45页 |
·单片机控制芯片软件设计 | 第45-53页 |
·总控制程序流程 | 第45-46页 |
·数据处理程序 | 第46-48页 |
·键盘接口程序 | 第48-49页 |
·LCD 显示程序设计 | 第49-53页 |
结语 | 第53-55页 |
参考文献 | 第55-58页 |
附录 | 第58-63页 |
致谢 | 第63-64页 |
攻读硕士学位期间发表论文情况 | 第64页 |