摘要 | 第4-5页 |
abstract | 第5-6页 |
第一章 绪论 | 第9-16页 |
1.1 课题研究背景及意义 | 第9-12页 |
1.1.1 VDES研究背景概述 | 第9-10页 |
1.1.2 VDES技术发展现状 | 第10-11页 |
1.1.3 课题研究意义 | 第11-12页 |
1.2 同步参数估计算法研究现状 | 第12-14页 |
1.3 论文的主要内容及创新点 | 第14-16页 |
1.3.1 本文的主要内容 | 第14-15页 |
1.3.2 本文的创新点 | 第15-16页 |
第二章 VDES信号的结构与模型 | 第16-25页 |
2.1 VDES信号的结构 | 第16-21页 |
2.1.1 VDES的技术特点 | 第16-18页 |
2.1.2 VDES的数据结构 | 第18-21页 |
2.2 VDES信号模型 | 第21-24页 |
2.2.1 QPSK调制信号 | 第21-23页 |
2.2.2 VDE-SAT下行链路信号模型 | 第23-24页 |
2.3 本章小结 | 第24-25页 |
第三章 基于互相关的VDES信号频偏估计算法 | 第25-40页 |
3.1 基于自相关的经典频偏估计算法 | 第25-34页 |
3.1.1 Fitz算法 | 第25-28页 |
3.1.2 L&R算法 | 第28-31页 |
3.1.3 M&M算法 | 第31-34页 |
3.2 基于互相关的频偏估计算法 | 第34-36页 |
3.3 算法的性能仿真与对比 | 第36-39页 |
3.4 本章小结 | 第39-40页 |
第四章 基于插值DFT相位差的VDES信号频偏估计算法 | 第40-54页 |
4.1 基于DFT插值的经典频偏估计算法 | 第40-44页 |
4.1.1 快速傅里叶变换法 | 第40-41页 |
4.1.2 Rife算法 | 第41-43页 |
4.1.3 Quinn算法 | 第43-44页 |
4.2 基于DFT相位差的频偏估计算法 | 第44-48页 |
4.3 基于插值DFT相位差的频偏估计算法 | 第48-51页 |
4.4 算法的性能仿真与对比 | 第51-53页 |
4.5 本章小结 | 第53-54页 |
第五章 VDES帧结构下的时延频偏联合估计算法 | 第54-63页 |
5.1 基于FFT的时频联合估计算法 | 第54-57页 |
5.2 改进后的时频联合估计算法 | 第57-60页 |
5.3 算法性能仿真 | 第60-62页 |
5.4 本章小结 | 第62-63页 |
第六章 总结与展望 | 第63-65页 |
6.1 工作总结 | 第63-64页 |
6.2 工作展望 | 第64-65页 |
参考文献 | 第65-69页 |
发表论文和科研情况说明 | 第69-70页 |
致谢 | 第70页 |