| 摘要 | 第1-5页 |
| ABSTRACT | 第5-13页 |
| 第一章 绪论 | 第13-16页 |
| ·课题研究背景与研究意义 | 第13-15页 |
| ·全数字调制解调技术简介 | 第13-14页 |
| ·软件无线电简介 | 第14页 |
| ·基于FPGA 的数字接收机系统的设计 | 第14-15页 |
| ·论文主要内容与结构 | 第15-16页 |
| 第二章 QPSK 调制解调系统简介 | 第16-20页 |
| ·QPSK 调制技术的基本原理 | 第16-18页 |
| ·QPSK 解调技术 | 第18-20页 |
| ·QPSK 解调的基本原理 | 第18-19页 |
| ·QPSK 星座图 | 第19-20页 |
| 第三章 QPSK 调制端的设计与实现 | 第20-32页 |
| ·调制方式的选择 | 第20页 |
| ·全数字QPSK 调制原理 | 第20-23页 |
| ·成形滤波器原理 | 第20-22页 |
| ·调制端NCO 原理 | 第22-23页 |
| ·全数字QPSK 调制端的设计与实现 | 第23-31页 |
| ·成形滤波器的仿真和实现 | 第23-27页 |
| ·NCO 的仿真和实现 | 第27-29页 |
| ·QPSK 调制端的设计与实现 | 第29-31页 |
| ·基于E4438C 信号发生器的QPSK 调制信号源的实现 | 第31-32页 |
| 第四章 基于FPGA 的载波同步技术的设计与实现 | 第32-51页 |
| ·QPSK 解调端总体结构介绍 | 第32-34页 |
| ·全数字QPSK 调制解调系统总体结构介绍 | 第32页 |
| ·基于FPGA 的系统设计简介 | 第32-34页 |
| ·载波同步简介 | 第34-36页 |
| ·锁相环的基本组成 | 第35页 |
| ·锁相环工作原理 | 第35-36页 |
| ·载波同步的理论分析与仿真验证 | 第36-41页 |
| ·环路滤波器介绍 | 第36-37页 |
| ·costas 环鉴相器介绍 | 第37-39页 |
| ·基于MATLAB 的costas 环仿真 | 第39-41页 |
| ·基于FPGA 的载波同步环的设计与实现 | 第41-48页 |
| ·匹配滤波器设计 | 第42页 |
| ·环路滤波器设计 | 第42-43页 |
| ·NCO 设计 | 第43-44页 |
| ·环鉴相器设计 | 第44-45页 |
| ·基于FPGA 的载波同步环的仿真与分析 | 第45-48页 |
| ·自适应AGC 的设计与实现 | 第48-51页 |
| ·AGC 简介 | 第48-49页 |
| ·基于FPGA 的AGC 设计与实现 | 第49-51页 |
| 第五章 基于FPGA 的符号同步的设计与实现 | 第51-66页 |
| ·Gardner 环简介 | 第51-57页 |
| ·时钟误差提取模块 | 第53-54页 |
| ·环路滤波器 | 第54-55页 |
| ·控制器模块 | 第55-57页 |
| ·Gardner 环的Matlab 仿真 | 第57-62页 |
| ·S 曲线开环仿真 | 第57-58页 |
| ·Gardner 闭环仿真 | 第58-62页 |
| ·基于FPGA 的位同步的设计与实现 | 第62-66页 |
| ·NCO 模块的设计 | 第62-63页 |
| ·误差提取和环路滤波器模块的设计 | 第63-64页 |
| ·内插器模块的设计 | 第64-65页 |
| ·Gardner 环的FPGA 资源占用 | 第65-66页 |
| 第六章 硬件测试 | 第66-77页 |
| ·硬件平台简介 | 第66-69页 |
| ·数模转换芯片AD9779 | 第67页 |
| ·前端增益控制电路设计 | 第67-68页 |
| ·电源模块设计 | 第68-69页 |
| ·QPSK 调制解调系统的设计与实现 | 第69-77页 |
| ·硬件测试平台搭建 | 第69页 |
| ·系统测试方案的选择 | 第69-70页 |
| ·Chipscope 的使用 | 第70-71页 |
| ·Costas 环的测试结果与分析 | 第71-75页 |
| ·Garnder 环的测试结果与分析 | 第75-77页 |
| 第七章 总结与展望 | 第77-79页 |
| ·本文的工作总结 | 第77-78页 |
| ·研究工作的展望 | 第78-79页 |
| 参考文献 | 第79-82页 |
| 致谢 | 第82-83页 |
| 在学期间的研究成果及发表的学术论文 | 第83页 |