摘要 | 第1-5页 |
Abstract | 第5-11页 |
第一章 绪论 | 第11-21页 |
·信道编码理论的发展历程及研究现状 | 第11-13页 |
·数字电视传输系统中的信道编码技术 | 第13-19页 |
·论文的主要工作与结构安排 | 第19-21页 |
第二章 DMB-TH 系统纠错码的基础知识 | 第21-45页 |
·BCH 码的基础知识 | 第21-25页 |
·有限域 | 第21-22页 |
·BCH 码的定义及编码 | 第22-23页 |
·BCH 码的译码 | 第23-25页 |
·LDPC 码的基础知识 | 第25-39页 |
·二元LDPC 码的定义 | 第25-28页 |
·LDPC 码的编码 | 第28-34页 |
·LDPC 码的译码 | 第34-39页 |
·级联码 | 第39-40页 |
·DMB-TH 系统的前向纠错码 | 第40-43页 |
·DMB-TH 系统介绍 | 第40页 |
·DMB-TH 系统的信道编码方案 | 第40-43页 |
·本章小结 | 第43-45页 |
第三章 DMB-TH 系统纠错码的译码算法研究与仿真 | 第45-58页 |
·符号星座映射 | 第45-48页 |
·未量化的仿真结果 | 第48-54页 |
·四种译码算法在AWGN 信道下的性能 | 第48-51页 |
·四种译码算法在Reyleigh 信道下的性能 | 第51-53页 |
·不同迭代次数下的性能 | 第53-54页 |
·量化后的仿真结果 | 第54-57页 |
·本章小结 | 第57-58页 |
第四章 DMB-TH 系统前向纠错码的部分编/译码器设计 | 第58-73页 |
·DMB-TH 系统BCH 编/译码器的设计 | 第58-65页 |
·串行BCH 编码算法研究 | 第58-59页 |
·并行BCH 编码算法研究 | 第59-61页 |
·并行BCH 译码算法研究 | 第61-62页 |
·并行BCH 编码器的FPGA 实现 | 第62-64页 |
·并行BCH 译码器的FPGA 实现 | 第64-65页 |
·DMB-TH 系统LDPC 编码器的设计 | 第65-70页 |
·DMB-TH 系统 LDPC 编码算法研究 | 第65-67页 |
·DMB-TH 系统LDPC 编码器的FPGA 实现 | 第67-70页 |
·级联码编码器的FPGA 实现 | 第70-72页 |
·本章小结 | 第72-73页 |
第五章 总结 | 第73-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-79页 |
个人简历 | 第79-80页 |
攻读硕士学位期间的研究成果 | 第80-81页 |
附录 A | 第81-83页 |