摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-14页 |
1.1 论文背景及意义 | 第8-9页 |
1.2 研究现状 | 第9-10页 |
1.3 设计目标和主要内容 | 第10-11页 |
1.4 设计要求及指标 | 第11-12页 |
1.5 论文的组织结构 | 第12-14页 |
第二章 BLE概述及基带系统分析 | 第14-28页 |
2.1 BLE协议标准概述 | 第14-15页 |
2.2 BLE基带系统数据帧分析 | 第15-17页 |
2.3 主流短距离无线通信协议的比较 | 第17-19页 |
2.4 BLE应用场景 | 第19-20页 |
2.5 BLE接收机结构分析 | 第20-22页 |
2.6 设计路线及解调方案 | 第22-26页 |
2.6.1 设计路线 | 第23页 |
2.6.2 解调方案 | 第23-26页 |
2.7 本章小结 | 第26-28页 |
第三章 BLE数字基带接收电路方案设计及Matlab仿真 | 第28-56页 |
3.1 BLE数字基带接收电路总体结构 | 第28页 |
3.2 信道滤波电路的设计 | 第28-29页 |
3.3 数字下变频及镜像抑制电路的设计 | 第29-39页 |
3.3.1 镜像抑制原理及方法分析 | 第29-32页 |
3.3.2 改进型数字下变频及镜像抑制电路的设计 | 第32-35页 |
3.3.3 镜像抑制比的Maltab仿真测试 | 第35-39页 |
3.4 直接鉴相解调电路的设计 | 第39-46页 |
3.4.1 相位检测电路的设计 | 第39-41页 |
3.4.2 相位差分电路的设计 | 第41页 |
3.4.3 数据包检测电路的设计 | 第41-43页 |
3.4.4 载波频偏估计与补偿电路的设计 | 第43-46页 |
3.5 同步电路的设计 | 第46-51页 |
3.5.1 位同步电路的设计 | 第46-50页 |
3.5.2 帧同步电路的设计 | 第50-51页 |
3.6 比特流电路的设计 | 第51-52页 |
3.6.1 解白化电路的设计 | 第52页 |
3.6.2 CRC校验电路的设计 | 第52页 |
3.7 BLE基带系统解调性能Matlab仿真 | 第52-55页 |
3.8 本章小结 | 第55-56页 |
第四章 BLE数字基带接收电路的RTL设计及仿真 | 第56-70页 |
4.1 信道滤波电路的RTL设计及仿真 | 第56-58页 |
4.1.1 信道滤波电路的RTL设计 | 第56-57页 |
4.1.2 信道滤波电路的RTL仿真 | 第57-58页 |
4.2 数字下变频及镜像抑制电路的RTL设计及仿真 | 第58-60页 |
4.2.1 数字下变频及镜像抑制电路的RTL设计 | 第58-60页 |
4.2.2 数字下变频及镜像抑制电路的RTL仿真 | 第60页 |
4.3 直接鉴相解调电路的RTL设计及仿真 | 第60-64页 |
4.3.1 直接鉴相解调电路的RTL设计 | 第60-63页 |
4.3.2 直接鉴相解调电路的RTL仿真 | 第63-64页 |
4.4 同步电路的RTL设计及仿真 | 第64-67页 |
4.4.1 位同步电路的RTL设计 | 第64-66页 |
4.4.2 帧同步电路的RTL设计 | 第66页 |
4.4.3 同步电路的RTL仿真 | 第66-67页 |
4.5 比特流处理电路的RTL设计及仿真 | 第67-68页 |
4.5.1 解白化电路的RTL设计 | 第67页 |
4.5.2 CRC校验电路的RTL设计 | 第67-68页 |
4.5.3 比特流电路的RTL仿真 | 第68页 |
4.6 BLE数字基带整体接收电路的RTL仿真及性能总结 | 第68-69页 |
4.7 本章小结 | 第69-70页 |
第五章 BLE数字基带接收电路的FPGA验证 | 第70-80页 |
5.1 FPGA验证平台的设计 | 第70-72页 |
5.2 BLE接收电路解调性能的FPGA验证及结果 | 第72-77页 |
5.3 BLE优化电路硬件资源分析 | 第77-78页 |
5.4 FPGA验证结果及总结 | 第78-79页 |
5.5 本章小结 | 第79-80页 |
第六章 总结与展望 | 第80-82页 |
6.1 总结 | 第80页 |
6.2 展望 | 第80-82页 |
参考文献 | 第82-86页 |
致谢 | 第86-88页 |
攻读硕士学位期间发表论文 | 第88页 |