高精度数字时间转换技术的研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-21页 |
1.1 DTC技术简介 | 第15-16页 |
1.2 研究背景及意义 | 第16-17页 |
1.3 国内外研究现状 | 第17-19页 |
1.4 论文内容和结构 | 第19-21页 |
第二章 数字时间转换技术的研究 | 第21-33页 |
2.1 基于直接计数法的DTC | 第21-22页 |
2.2 基于游标法的DTC | 第22-25页 |
2.3 基于延迟法的DTC | 第25-27页 |
2.4 各种DTC方法对比研究 | 第27-29页 |
2.5 基于FPGA的DTC研究 | 第29-30页 |
2.6 本章小结 | 第30-33页 |
第三章 高精度数字时间转换器的研究与实现 | 第33-55页 |
3.1 FPGA简介 | 第33-38页 |
3.1.1 FPGA芯片结构组成 | 第33-36页 |
3.1.2 FPGA开发流程和开发工具 | 第36-38页 |
3.2 改进差分延迟法DTC研究 | 第38-39页 |
3.3 DTC系统详细研究与实现 | 第39-52页 |
3.3.1 粗时间间隔产生模块的研究与实现 | 第41-43页 |
3.3.2 细时间间隔产生模块的研究与实现 | 第43-48页 |
3.3.3 数据处理模块的研究与实现 | 第48-51页 |
3.3.4 软件控制模块的研究与实现 | 第51页 |
3.3.5 输出控制模块研究与实现 | 第51-52页 |
3.4 关键延迟时间分析 | 第52-53页 |
3.5 DTC系统功耗分析 | 第53-54页 |
3.6 本章小结 | 第54-55页 |
第四章 高精度数字时间转换器测试与分析 | 第55-63页 |
4.1 DTC系统测试平台的搭建 | 第55-57页 |
4.2 DTC系统实测结果 | 第57-61页 |
4.2.1 关键延迟时间测试 | 第57-58页 |
4.2.2 DTC系统分辨率测试 | 第58-59页 |
4.2.3 DTC系统线性度测试 | 第59-61页 |
4.2.4 DTC系统分辨率稳定性测试 | 第61页 |
4.3 本章小结 | 第61-63页 |
第五章 总结与展望 | 第63-65页 |
5.1 论文总结 | 第63-64页 |
5.2 论文展望 | 第64-65页 |
参考文献 | 第65-69页 |
致谢 | 第69-71页 |
作者简介 | 第71-72页 |