一种高性能PCI桥总线接口的验证与测试
| 摘要 | 第1-7页 |
| ABSTRACT | 第7-12页 |
| 符号对照表 | 第12-13页 |
| 缩略语对照表 | 第13-16页 |
| 第一章 绪论 | 第16-22页 |
| ·研究的背景和意义 | 第16页 |
| ·PCI-PCI桥 | 第16-18页 |
| ·集成电路设计验证的国内外现状 | 第18-19页 |
| ·本文的主要研究工作 | 第19-22页 |
| 第二章 接口芯片验证原理及验证技术 | 第22-32页 |
| ·验证的基本原理 | 第22-25页 |
| ·验证的概念 | 第22-23页 |
| ·验证平台 | 第23-24页 |
| ·验证流程 | 第24-25页 |
| ·验证技术和验证方法学 | 第25-29页 |
| ·验证技术 | 第26-27页 |
| ·验证中存在的挑战 | 第27-28页 |
| ·验证方法学 | 第28-29页 |
| ·待测芯片基本架构 | 第29-31页 |
| ·配置空间 | 第29-31页 |
| ·内部仲裁电路 | 第31页 |
| ·本章小结 | 第31-32页 |
| 第三章 某PCI桥芯片特性与结构分析 | 第32-50页 |
| ·某PCI桥芯片的应用和特性 | 第32-35页 |
| ·某PCI桥芯片的应用 | 第32-34页 |
| ·芯片的特性 | 第34-35页 |
| ·某PCI桥芯片的外部接 | 第35-39页 |
| ·管脚信号介绍 | 第36-38页 |
| ·芯片的功能架构及接.设计 | 第38-39页 |
| ·总线命令和基本传输机制 | 第39-43页 |
| ·总线命令 | 第39-41页 |
| ·基本传输机制 | 第41-43页 |
| ·某PCI桥芯片的功能验证策略 | 第43-47页 |
| ·功能点的提取 | 第43-46页 |
| ·验证平台的搭建 | 第46-47页 |
| ·基本任务和测试向量 | 第47页 |
| ·本章小结 | 第47-50页 |
| 第四章 一级总线接.的仿真验证与测试 | 第50-76页 |
| ·一级Master传输 | 第50-61页 |
| ·一级Master写操作 | 第50-57页 |
| ·一级Master读操作 | 第57-61页 |
| ·奇偶校验错误检测 | 第61-65页 |
| ·地址奇偶错误检测 | 第61-63页 |
| ·数据奇偶错误检测 | 第63-65页 |
| ·其他操作 | 第65-69页 |
| ·独占性访问 | 第65-67页 |
| ·一级时钟频率测量 | 第67-69页 |
| ·某PCI桥芯片测试 | 第69-74页 |
| ·测试原理 | 第70-71页 |
| ·测试结果 | 第71-74页 |
| ·本章小结 | 第74-76页 |
| 第五章 总结与展望 | 第76-78页 |
| ·研究总结 | 第76页 |
| ·研究展望 | 第76-78页 |
| 参考文献 | 第78-80页 |
| 致谢 | 第80-82页 |
| 作者简介 | 第82-83页 |