基于双通道DSP+FPGA的数字信号处理系统
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·数字信号处理系统的介绍及发展 | 第7-8页 |
| ·系统的应用背景及设计要求 | 第8页 |
| ·本文的主要工作 | 第8-9页 |
| ·论文安排 | 第9-11页 |
| 第二章 数字信号处理板方案及器件选型 | 第11-21页 |
| ·数字信号处理板的组成框架及设计要求 | 第11-13页 |
| ·处理器器件的选型和介绍 | 第13-17页 |
| ·DSP 的器件选型 | 第13-14页 |
| ·TMS320C6455 的结构与工作原理 | 第14-16页 |
| ·TMS320C6455 的 EMIF 总线 | 第16页 |
| ·TMS320C6455 的初始化设置及硬件配置 | 第16-17页 |
| ·FPGA 器件的选型和介绍 | 第17-18页 |
| ·CPLD 器件的选型和介绍 | 第18页 |
| ·外部存储器件的选择和介绍 | 第18-19页 |
| ·LVDS 的介绍和器件选择 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 第三章 数字信号处理的硬件系统平台 | 第21-35页 |
| ·电源设计 | 第21-24页 |
| ·一级转化 | 第22-23页 |
| ·二级转化 | 第23-24页 |
| ·时钟部分设计 | 第24-26页 |
| ·DSP 部分设计 | 第26-31页 |
| ·FPGA 部分设计 | 第31-33页 |
| ·CPLD 部分设计 | 第33页 |
| ·毁钥功能设计 | 第33-34页 |
| ·本章小结 | 第34-35页 |
| 第四章 高速 PCB 设计 | 第35-43页 |
| ·PCB 设计理论基础 | 第35-36页 |
| ·基本概念 | 第35-36页 |
| ·传输线效应的危害 | 第36页 |
| ·高速 PCB 布线规则 | 第36-39页 |
| ·PCB 布线 | 第36-37页 |
| ·PCB 的布线 | 第37-39页 |
| ·电源、地层的设计 | 第39-40页 |
| ·电源层的设计 | 第39页 |
| ·地层的设计 | 第39-40页 |
| ·去耦电容放置 | 第40-41页 |
| ·系统测试 | 第41页 |
| ·本章小结 | 第41-43页 |
| 第五章 系统的软硬件调试 | 第43-53页 |
| ·硬件调试工作 | 第43-44页 |
| ·硬件系统调试平台 | 第43页 |
| ·硬件部分的基本测试 | 第43-44页 |
| ·PFGA 程序编写 | 第44-46页 |
| ·FPGA 开发流程 | 第44-45页 |
| ·ISE 介绍 | 第45-46页 |
| ·FPGA 程序介绍 | 第46页 |
| ·PFGA 配置调试 | 第46-48页 |
| ·FPGA 的配置原理 | 第46-47页 |
| ·FPGA 的配置时序图 | 第47页 |
| ·FPGA 配置流程 | 第47-48页 |
| ·DSP 的加载调试 | 第48-51页 |
| ·外部 ROM 引导 | 第48-49页 |
| ·用户程序的烧写和存储区域分配 | 第49页 |
| ·二次加载程序的编写 | 第49-51页 |
| ·FLASH 的烧写 | 第51页 |
| ·本章总结 | 第51-53页 |
| 第六章 总结与展望 | 第53-55页 |
| ·总结 | 第53页 |
| ·问题与展望 | 第53-55页 |
| 致谢 | 第55-57页 |
| 参考文献 | 第57-61页 |
| 攻读硕士学位期间研究成果 | 第61-62页 |