基于FPGA的串行总线的研究与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-12页 |
第一章 绪论 | 第12-18页 |
·课题的来源与研究目的 | 第12-13页 |
·课题的来源 | 第12页 |
·研究的目的 | 第12-13页 |
·课题研究的意义 | 第13页 |
·国内外研究的技术现状分析 | 第13-16页 |
·本课题的主要内容 | 第16-18页 |
第二章 串行总线设计的理论基础 | 第18-34页 |
·串行通信的基本理论 | 第18-22页 |
·串行通信方式 | 第18-19页 |
·异步传输与同步传输 | 第19-20页 |
·串行通信中常规的通信介质 | 第20-22页 |
·高速数字系统设计基本理论 | 第22-24页 |
·基本概念 | 第22页 |
·传输线理论及反射 | 第22-23页 |
·信号串扰 | 第23页 |
·电磁干扰 | 第23-24页 |
·FPGA 技术 | 第24-29页 |
·FPGA 概述 | 第25页 |
·FPGA 结构 | 第25-26页 |
·FPGA 的设计优势 | 第26-27页 |
·FPGA 的设计流程 | 第27-29页 |
·VERILOG HDL 硬件描述语言 | 第29-31页 |
·硬件描述语言介绍 | 第29-30页 |
·Verilog HDL 特点 | 第30页 |
·Verilog HDL 设计方法 | 第30-31页 |
·整体方案设计 | 第31-33页 |
·整体方案简介 | 第31页 |
·整体方案选择 | 第31-32页 |
·系统工作原理及流程 | 第32-33页 |
·方案可行性论证 | 第33页 |
·本章小结 | 第33-34页 |
第三章 PCI 局部总线简介与接口实现 | 第34-46页 |
·PCI 局部总线的简介 | 第34-40页 |
·PCI 局部总线的特点 | 第34-35页 |
·PCI 局部总线信号 | 第35-37页 |
·PCI 局部总线命令 | 第37页 |
·PCI 局部总线协议 | 第37-38页 |
·PCI 局部总线交易控制 | 第37-38页 |
·PCI 局部总线编址 | 第38页 |
·PCI 局部总线传输 | 第38-39页 |
·PCI 局部总线配置空间 | 第39-40页 |
·PCI 局部总线接口的实现 | 第40-44页 |
·PCI 局部总线接口芯片 CH365 | 第41-42页 |
·CH365 的特点 | 第41页 |
·CH365 结构及功能 | 第41-42页 |
·CH365 的接口实现 | 第42-44页 |
·CH365 的接口设计方案 | 第42-43页 |
·电路设计 | 第43-44页 |
·本章小结 | 第44-46页 |
第四章 串行总线的硬件开发 | 第46-61页 |
·基于 FPGA 的串行总线的硬件结构 | 第46-47页 |
·LFXP 系列 FPGA | 第47-50页 |
·FPGA 的选型 | 第47-48页 |
·LFXP 系列 FPGA 的内部结构 | 第48页 |
·LFXP 系列 FPGA 的引脚介绍 | 第48-50页 |
·系统的原理图设计 | 第50-57页 |
·信号发送卡原理图设计 | 第50-54页 |
·电平转换电路设计 | 第50-51页 |
·端口地址设定与串行速率调节电路设计 | 第51-53页 |
·数据串行输出电路设计 | 第53-54页 |
·信号接收卡原理图设计 | 第54-57页 |
·数据接收电路设计 | 第55页 |
·剔除阀驱动电路设计 | 第55-57页 |
·PCB 设计 | 第57-59页 |
·PCB 布局要点 | 第57页 |
·信号发送卡器件与 PCB 设计 | 第57-58页 |
·信号接收卡器件与 PCB 设计 | 第58-59页 |
·本章小结 | 第59-61页 |
第五章 串行总线的软件开发 | 第61-72页 |
·FPGA 的编程 | 第61页 |
·信号发送卡的程序设计 | 第61-67页 |
·程序设计逻辑及其流程图 | 第61-65页 |
·程序设计时序及其流程图 | 第65-67页 |
·信号接收卡的程序设计 | 第67-69页 |
·系统测试和现成验证 | 第69-71页 |
·测试方案 | 第69-70页 |
·测试结果 | 第70-71页 |
·现场使用情况 | 第71页 |
·本章小结 | 第71-72页 |
第六章 总结和展望 | 第72-74页 |
·本文总结 | 第72-73页 |
·未来展望 | 第73-74页 |
参考文献 | 第74-78页 |
致谢 | 第78-79页 |
在学期间的研究成果及发表的学术论文 | 第79页 |