H.264编解码器软硬件协同设计与验证技术研究
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-10页 |
·引言 | 第7页 |
·选题背景及意义 | 第7-8页 |
·国内外研究现状 | 第8-9页 |
·论文结构及内容安排 | 第9-10页 |
第二章 H.264标准简介 | 第10-17页 |
·H.264的分层结构 | 第10页 |
·H.264编解码器 | 第10-12页 |
·编码器 | 第10-11页 |
·解码器 | 第11-12页 |
·H.264的结构 | 第12-14页 |
·编码图像类型 | 第12页 |
·档次和级别 | 第12-13页 |
·编码视频格式 | 第13-14页 |
·H.264视频压缩方法 | 第14-17页 |
·预测编码 | 第15页 |
·变换编码 | 第15页 |
·熵编码 | 第15-17页 |
第三章 H.264编码芯片的设计 | 第17-32页 |
·软硬件协同设计方法学 | 第17-19页 |
·概述 | 第17页 |
·设计流程 | 第17-19页 |
·编码芯片系统结构设计 | 第19-21页 |
·功能概述 | 第19页 |
·软硬件划分 | 第19-21页 |
·编码芯片各模块功能简介 | 第21-26页 |
·PowerPC440处理器 | 第21页 |
·片上总线 | 第21-22页 |
·PCI主机接口 | 第22页 |
·视频输入接口 | 第22-23页 |
·MPEG-2-TS复用模块 | 第23页 |
·码流输出接口 | 第23页 |
·DDR2控制器 | 第23-24页 |
·IDE记录接口 | 第24页 |
·以太网接口 | 第24-25页 |
·向量中断控制器 | 第25-26页 |
·H.264视频编码器简介 | 第26-27页 |
·编码芯片的软件设计 | 第27-32页 |
·编码器FW | 第27-28页 |
·嵌入式协议栈 | 第28-30页 |
·文件系统 | 第30-32页 |
第四章 H.264编解码器的验证 | 第32-63页 |
·软硬件协同验证技术 | 第32-34页 |
·概述 | 第32-33页 |
·验证流程 | 第33-34页 |
·层次化验证流程 | 第34-35页 |
·虚拟原型验证 | 第35-45页 |
·基本原理 | 第35-36页 |
·验证平台的搭建 | 第36-38页 |
·验证方案 | 第38-40页 |
·验证过程 | 第40-45页 |
·FPGA原型验证 | 第45-63页 |
·基本原理 | 第45-46页 |
·验证平台的搭建 | 第46-48页 |
·验证方案 | 第48-49页 |
·验证过程 | 第49-63页 |
第五章 总结与展望 | 第63-65页 |
·总结 | 第63页 |
·展望 | 第63-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-68页 |
攻读学位期间所发表的论文 | 第68-69页 |
详细摘要 | 第69-77页 |