致谢 | 第1-6页 |
摘要 | 第6-7页 |
Abstract | 第7-11页 |
1 绪论 | 第11-18页 |
·地震灾难概述 | 第11页 |
·地震预报与地震预警 | 第11-12页 |
·地震预警的原理、方法及现实意义 | 第12-14页 |
·地震预警的原理 | 第12页 |
·地震预警的方法 | 第12-13页 |
·地震预警的现实意义 | 第13-14页 |
·地震预警系统的国内外研究现状 | 第14-16页 |
·国外研究现状 | 第14-15页 |
·国内研究现状 | 第15-16页 |
·本论文的研究内容及要解决的问题 | 第16-17页 |
·本章小结 | 第17-18页 |
2 地震预警系统整体设计方案 | 第18-29页 |
·中国境内发生的地震的特点 | 第18-21页 |
·中国地震带分布 | 第18-19页 |
·地震震级和烈度 | 第19-20页 |
·国内地震信息及特点 | 第20-21页 |
·系统整体示意图及工作原理 | 第21-22页 |
·地震监测台分布及间距设计 | 第22-25页 |
·可靠的地震监测方案 | 第22-24页 |
·监测台分布及间距设计 | 第24-25页 |
·地震预警信息传输中的防冲突解决方案 | 第25-27页 |
·授时方案选择 | 第25-26页 |
·基于时间基准台的预警信息传输中时分复用的实现 | 第26-27页 |
·工作频段选择 | 第27-28页 |
·供电方式 | 第28页 |
·本章小结 | 第28-29页 |
3 地震预警信息准确的接收方案 | 第29-35页 |
·CRC 循环冗余码校验理论概述 | 第29-30页 |
·问题的提出及解决 | 第30-34页 |
·CRC 二次编码及校验技术在地震预警系统中的应用 | 第34页 |
·本章小结 | 第34-35页 |
4 地震预警测试系统硬件设计 | 第35-54页 |
·地震监测台监测装置设计 | 第35-38页 |
·微控制器及中断的选择 | 第38-39页 |
·微控制器的选择 | 第38-39页 |
·外部中断的选择及设计 | 第39页 |
·地震信息存储芯片介绍 | 第39-43页 |
·IIC 总线协议介绍 | 第40-41页 |
·AT24C02 芯片的写操作方式 | 第41-42页 |
·AT24C02 芯片的读操作方式 | 第42-43页 |
·无线数据收发芯片介绍 | 第43-47页 |
·IA4421 芯片的接口电路及初始化设置 | 第43-45页 |
·IA4421 芯片的收发过程 | 第45-47页 |
·报警接收机设计 | 第47-53页 |
·报警方式的选择 | 第47-48页 |
·语音报警方式设计 | 第48-52页 |
·声光报警方式设计 | 第52-53页 |
·本章小结 | 第53-54页 |
5 地震预警测试系统软件设计 | 第54-69页 |
·时间基准台的软件设计 | 第54-57页 |
·辅助监测台1 的软件设计 | 第57-60页 |
·辅助监测台2 的软件设计 | 第60-62页 |
·中心监测台的软件设计 | 第62-66页 |
·报警接收机的软件设计 | 第66-68页 |
·本章小结 | 第68-69页 |
6 地震预警系统整体测试 | 第69-79页 |
·时间基准台测试 | 第69-70页 |
·辅助监测台1 测试 | 第70-71页 |
·辅助监测台2 测试 | 第71-73页 |
·中心监测台测试 | 第73-75页 |
·报警接收机测试 | 第75-76页 |
·地震预警时间分析 | 第76-78页 |
·本章小结 | 第78-79页 |
结论 | 第79-80页 |
参考文献 | 第80-82页 |
附录A 毕设电路原理图 | 第82-83页 |
附录B 毕设电路板PCB 图 | 第83-84页 |
作者简历 | 第84-85页 |
学位论文数据集 | 第85-86页 |