基于STM32和μC/OS-Ⅱ的B类AIS基带系统的设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-15页 |
| ·课题背景 | 第10-12页 |
| ·AIS的技术概述 | 第10-11页 |
| ·嵌入式的发展和应用 | 第11-12页 |
| ·研究现状 | 第12-14页 |
| ·本文主要工作 | 第14-15页 |
| ·基于CSTDMA B类AIS基带通信方案 | 第14页 |
| ·本文组织结构 | 第14-15页 |
| 第2章 系统研究理论基础 | 第15-30页 |
| ·AIS的性能 | 第15-16页 |
| ·AIS的构成 | 第15-16页 |
| ·AIS的工作原理 | 第16-20页 |
| ·广播式的卫星定位转发原理 | 第16页 |
| ·AIS的时分多址通信协议 | 第16-20页 |
| ·AIS的通信协议 | 第20-23页 |
| ·物理层 | 第21-22页 |
| ·网络层 | 第22页 |
| ·传输层 | 第22-23页 |
| ·实时操作系统 | 第23-30页 |
| ·实时操作系统基本原理 | 第23页 |
| ·μC/OS-Ⅱ的内核结构 | 第23-25页 |
| ·μC/OS-Ⅱ任务管理 | 第25-27页 |
| ·μC/OS-Ⅱ时间管理 | 第27-28页 |
| ·任务之间通信和同步 | 第28-29页 |
| ·内存管理 | 第29-30页 |
| 第3章 系统的硬件设计 | 第30-44页 |
| ·系统的硬件设计的总体方案 | 第30-31页 |
| ·通信控制器 | 第31-33页 |
| ·STM32的I/O口模块操作原理 | 第32页 |
| ·串口通信接口 | 第32页 |
| ·通用定时器 | 第32-33页 |
| ·外部中断/事件控制器 | 第33页 |
| ·数据处理器CMX7032的介绍 | 第33-37页 |
| ·CMX7032的简单概述 | 第33-34页 |
| ·系统的任务操作 | 第34页 |
| ·系统的发射 | 第34-35页 |
| ·系统的接收 | 第35-36页 |
| ·各个寄存器的简单介绍 | 第36-37页 |
| ·同步模块 | 第37-40页 |
| ·GPS概述 | 第37-38页 |
| ·GPS数据结构介绍 | 第38-39页 |
| ·GPS15L的应用 | 第39-40页 |
| ·接口模块 | 第40-42页 |
| ·STM32F107与CMX7032的连接 | 第40-41页 |
| ·STM32F107与GPS15L的连接 | 第41-42页 |
| ·STM32F107的JTAG模块 | 第42页 |
| ·开发环境RealView MDK | 第42-44页 |
| 第4章 系统的软件设计 | 第44-60页 |
| ·系统的总体设计流程 | 第44-45页 |
| ·μC/OS-Ⅱ在STM32F107处理器的移植 | 第45-47页 |
| ·移植条件 | 第45页 |
| ·移植过程 | 第45-47页 |
| ·CMX7032的配置模块 | 第47-54页 |
| ·基本功能配置 | 第48-50页 |
| ·发射事件配置 | 第50-52页 |
| ·RAMDAC配置 | 第52页 |
| ·RSSI配置 | 第52-53页 |
| ·发送/接收基本配置 | 第53-54页 |
| ·任务的划分 | 第54-60页 |
| ·时隙任务 | 第54-55页 |
| ·发送任务 | 第55页 |
| ·接收任务 | 第55-56页 |
| ·解码任务 | 第56-60页 |
| 第5章 系统测试 | 第60-68页 |
| ·对C-BUS总线的测试 | 第60-61页 |
| ·GPS信息的解析 | 第61-62页 |
| ·与秒脉冲的同步 | 第62-64页 |
| ·随机数的产生和排序 | 第64-65页 |
| ·多任务的协调处理 | 第65-68页 |
| 结论 | 第68-70页 |
| 参考文献 | 第70-74页 |
| 附录 | 第74-79页 |
| 致谢 | 第79-80页 |
| 研究生履历 | 第80页 |