| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·差错控制编码技术的应用及发展 | 第7-9页 |
| ·LDPC码的发展和研究内容 | 第9-12页 |
| ·论文研究内容和安排 | 第12-13页 |
| 第二章 LDPC码的基本概念和QC-LDPC码的代数构造方法 | 第13-21页 |
| ·LDPC码的定义 | 第13页 |
| ·LDPC码的Tanner图表示 | 第13-15页 |
| ·QC-LDPC码的概念 | 第15页 |
| ·基于有限域GF(q)上的QC-LDPC码的构造方法 | 第15-20页 |
| ·基于有限域乘群的QC-LDPC码的构造原理 | 第16-18页 |
| ·两类基于有限域乘群的QC-LDPC码校验矩阵的构造 | 第18-19页 |
| ·仿真结果 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 第三章 非规则QC-LDPC码的设计和快速编码方法 | 第21-41页 |
| ·QC-LDPC码的修饰 | 第21-32页 |
| ·密度进化和非规则QC-LDPC码的参数优化 | 第21-24页 |
| ·规则LDPC码的高斯近似 | 第24-26页 |
| ·非规则LDPC码的高斯近似 | 第26-28页 |
| ·非规则LDPC码参数的优化 | 第28-29页 |
| ·结构化的QC-LDPC码最优度序列搜索方法 | 第29-30页 |
| ·仿真结果 | 第30-32页 |
| ·QC-LDPC码的快速编码方法 | 第32-40页 |
| ·QC-LDPC码利用生成矩阵的编码方法 | 第32-33页 |
| ·QC-LDPC码基于生成矩阵编码器的设计 | 第33-35页 |
| ·QC-LDPC码基于校验矩阵的编码方法 | 第35-36页 |
| ·双对角结构的校验矩阵的编码 | 第36-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 码率兼容的QC-LDPC码的设计和实现 | 第41-51页 |
| ·校验位扩展多码率QC-LDPC码的设计 | 第41-43页 |
| ·信息位扩展多码率QC-LDPC码的设计 | 第43-45页 |
| ·固定码长多码率QC-LDPC码的设计 | 第45-47页 |
| ·码率兼容的QC-LDPC码编译系统设计与实现 | 第47-50页 |
| ·一般的码率兼容的QC-LDPC码译码器的设计与实现 | 第47-49页 |
| ·校验矩阵扩展方式多码率译码器设计和实现 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 第五章 结束语 | 第51-53页 |
| 致谢 | 第53-55页 |
| 参考文献 | 第55-59页 |
| 研究成果 | 第59-60页 |