弹载雷达信号处理SoC设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·研究背景和意义 | 第7-8页 |
·国内外研究现状 | 第8-10页 |
·论文内容安排 | 第10-11页 |
第二章 雷达信号处理基础 | 第11-27页 |
·数字下变频 | 第11-18页 |
·带通信号采样定理 | 第11-12页 |
·数字下变频的实现 | 第12-17页 |
·弹载雷达信号处理SoC 中数字下变频的选择 | 第17-18页 |
·脉冲压缩 | 第18-23页 |
·脉冲压缩的原理 | 第19-20页 |
·脉冲压缩的实现 | 第20-22页 |
·弹载雷达信号处理SoC 中脉压模块的选择 | 第22-23页 |
·多普勒滤波 | 第23-26页 |
·动目标检测(MTD) | 第24-25页 |
·MTD 的实现 | 第25-26页 |
·弹载雷达信号处理SoC 中MTD 结构的选择 | 第26页 |
·本章小结 | 第26-27页 |
第三章 片上系统设计 | 第27-43页 |
·SoC 系统设计流程 | 第27-28页 |
·SoC 设计的关键技术 | 第28-37页 |
·总线架构技术 | 第29-31页 |
·IP 核及其复用技术 | 第31-33页 |
·SoC 验证技术 | 第33-35页 |
·低功耗设计 | 第35-37页 |
·片上系统的抗辐射设计 | 第37-41页 |
·空间辐射来源 | 第37页 |
·空间辐射造成的影响 | 第37-38页 |
·集成电路的抗辐射设计 | 第38-40页 |
·弹载雷达信号处理SoC 的抗辐射设计 | 第40-41页 |
·本章小结 | 第41-43页 |
第四章 基于FPGA 的IP 核复用技术研究 | 第43-55页 |
·基于FPGA 的SOC 设计方法 | 第43-44页 |
·基于FPGA 的IP 核复用 | 第44-50页 |
·FIR 滤波器 | 第44-47页 |
·FFT 的IP 核 | 第47-50页 |
·基于FPGA 的IP 核功耗研究 | 第50-54页 |
·FIR 的IP 核功耗分析 | 第50-52页 |
·FFT 的IP 核功耗分析 | 第52-54页 |
·本章小节 | 第54-55页 |
第五章 弹载雷达信号处理SOC 芯片设计 | 第55-69页 |
·项目简介 | 第55-57页 |
·弹载雷达信号处理芯片的FPGA 设计 | 第57-65页 |
·数字下变频 | 第59-61页 |
·脉冲压缩模块 | 第61-63页 |
·多普勒滤波 | 第63-65页 |
·系统的仿真结果 | 第65-67页 |
·本章小结 | 第67-69页 |
结束语 | 第69-71页 |
致谢 | 第71-73页 |
参考文献 | 第73-77页 |
作者在硕士期间取得的成果 | 第77-78页 |