交换机交叉开关调度算法的ASIC实现
摘要 | 第1-5页 |
ABSTRACT | 第5-12页 |
第一章 引言 | 第12-15页 |
·国际互联网的发展现状 | 第12页 |
·高速交换系统的结构及发展 | 第12-14页 |
·本课题的主要工作 | 第14-15页 |
第二章 交叉开关调度算法原理 | 第15-22页 |
·问题描述 | 第15-17页 |
·HOL 问题 | 第17-18页 |
·输入队列与输出队列 | 第17页 |
·解决HOL 问题 | 第17-18页 |
·已有的调度算法的介绍 | 第18-21页 |
·最大化匹配 | 第18-19页 |
·并行迭代匹配 | 第19-21页 |
·本章小结 | 第21-22页 |
第三章 iSLIP 算法的研究 | 第22-38页 |
·RRM 算法 | 第22-25页 |
·算法介绍 | 第22-23页 |
·轮循匹配算法的性能 | 第23-25页 |
·SLIP 算法 | 第25-31页 |
·SLIP 算法介绍 | 第25页 |
·SLIP 算法的仿真 | 第25-30页 |
·SLIP 算法性能分析 | 第30页 |
·严格优先级SLIP 算法 | 第30-31页 |
·iSLIP 算法 | 第31-37页 |
·iSLIP 算法介绍 | 第32-33页 |
·iSLIP 算法特性 | 第33-34页 |
·iSLIP 算法的仿真 | 第34-37页 |
·本章小结 | 第37-38页 |
第四章 交叉开关调度算法的ASIC 设计 | 第38-63页 |
·交叉开关功能模块设计基础 | 第38-39页 |
·交叉开关功能模块(Diamond)顶层设计 | 第39-41页 |
·Diamond 顶层架构 | 第39-41页 |
·Diamond 接口信号列表 | 第41页 |
·信元接收模块(RecvMgr)设计 | 第41-43页 |
·RecvMgr 架构 | 第42页 |
·RecvMgr 子模块划分 | 第42-43页 |
·RecvMgr 接口信号列表 | 第43页 |
·RecvMgr 接口时序设计 | 第43页 |
·iSLIP 仲裁模块(IslipArb)设计 | 第43-53页 |
·严格优先级iSLIP 算法 | 第44页 |
·IslipArb 架构 | 第44-45页 |
·IslipArb 子模块划分 | 第45-53页 |
·IslipArb 接口信号列表 | 第53页 |
·信元存储模块(CellStore)设计 | 第53-61页 |
·CellStore 功能概述 | 第53-54页 |
·CellStore 架构 | 第54页 |
·CellStore 子模块划分 | 第54-60页 |
·CellStore 接口信号列表 | 第60-61页 |
·信元重获取模块(RetrvMgr)设计 | 第61-62页 |
·RetrvMgr 架构 | 第61页 |
·RetrvMgr 子模块划分 | 第61-62页 |
·RetrvMgr 接口信号列表 | 第62页 |
·本章小结 | 第62-63页 |
第五章 仿真与验证 | 第63-76页 |
·验证流程 | 第63-64页 |
·功能验证 | 第64-65页 |
·验证环境 | 第65-66页 |
·模块级功能验证 | 第66-74页 |
·IslipArb 的模块级验证 | 第67-71页 |
·CellStore 的模块级验证 | 第71-74页 |
·芯片级功能验证 | 第74-75页 |
·验证结论 | 第75-76页 |
第六章 总结与展望 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
附录 | 第80-90页 |
附录一:ISLIP 算法的C 程序 | 第80-82页 |
附录二:DOISLIP_TF的C 程序 | 第82-85页 |
附录三:链表控制模块VERILOGHDL 实现 | 第85-90页 |
个人简介 | 第90-91页 |
攻硕期间的研究成果 | 第91-92页 |