首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

增益可控采样/保持电路的研究

摘要第1-5页
ABSTRACT第5-9页
第一章 引言第9-14页
   ·国内外研究状况和进展第9-12页
   ·课题的目的和意义第12-13页
   ·论文的主要内容第13-14页
第二章 采样/保持电路的理论研究第14-27页
   ·采样/保持原理与性能指标第14-20页
     ·采样/保持原理第14-15页
     ·采样信号的频谱分析第15-16页
     ·性能指标分析第16-18页
     ·各项指标确定第18-20页
   ·采样/保持电路的噪声与谐波失真第20-23页
     ·采样/保持电路的噪声第20-22页
     ·采样/保持电路的谐波失真第22-23页
   ·采样/保持电路的结构第23-27页
     ·开环结构第24页
     ·闭环结构第24-25页
     ·开关电容采样结构第25-27页
第三章 采样/保持电路的拓扑结构第27-48页
   ·采样/保持电路的总体电路结构第27-30页
     ·增益可控采样/保持电路的工作原理第27-29页
     ·增益可控采样/保持电路的总体电路结构第29-30页
   ·系统时钟电路第30-31页
   ·时钟控制产生电路第31页
   ·输入缓冲源随器第31-32页
   ·低馈通的采样开关第32-40页
     ·MOS采样开关的非理想因素第33-36页
     ·消除衬底偏置效应的采样开关第36-38页
     ·低馈通的采样开关第38-40页
   ·采样/保持电路的运放第40-48页
     ·运放结构的选择第40-41页
     ·快速建立理论第41-43页
     ·时钟馈通频率补偿运算放大器第43-45页
     ·低压共源共栅偏置电路第45-46页
     ·共模反馈电路第46-48页
第四章 仿真结果与分析第48-56页
   ·系统时钟的瞬态结果分析第48-49页
   ·控制信号的瞬态结果分析第49页
   ·时钟馈通频率补偿运放的瞬态结果分析第49-50页
   ·S/H总体电路的结果分析第50-56页
     ·使用消除衬偏开关的S/H输出第51页
     ·使用低馈通开关的S/H输出第51-56页
第五章 版图设计第56-63页
   ·混合信号版图设计基本规则第56-59页
     ·芯片总体布局规划第56-57页
     ·布线规则第57页
     ·电源线和地线的布局第57-58页
     ·无源器件的选择第58-59页
   ·各个模块的版图设计第59-63页
     ·运算放大器的版图设计第59-60页
     ·采样/保持电路核心单元的版图第60-61页
     ·系统时钟电路的版图第61-62页
     ·时钟控制电路的版图第62-63页
第六章 结论第63-64页
致谢第64-65页
参考文献第65-67页
攻读硕士期间取得的研究成果第67页

论文共67页,点击 下载论文
上一篇:现阶段目标公司反收购有关法律问题研究
下一篇:水平轴风力机气动性能预测