增益可控采样/保持电路的研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 引言 | 第9-14页 |
| ·国内外研究状况和进展 | 第9-12页 |
| ·课题的目的和意义 | 第12-13页 |
| ·论文的主要内容 | 第13-14页 |
| 第二章 采样/保持电路的理论研究 | 第14-27页 |
| ·采样/保持原理与性能指标 | 第14-20页 |
| ·采样/保持原理 | 第14-15页 |
| ·采样信号的频谱分析 | 第15-16页 |
| ·性能指标分析 | 第16-18页 |
| ·各项指标确定 | 第18-20页 |
| ·采样/保持电路的噪声与谐波失真 | 第20-23页 |
| ·采样/保持电路的噪声 | 第20-22页 |
| ·采样/保持电路的谐波失真 | 第22-23页 |
| ·采样/保持电路的结构 | 第23-27页 |
| ·开环结构 | 第24页 |
| ·闭环结构 | 第24-25页 |
| ·开关电容采样结构 | 第25-27页 |
| 第三章 采样/保持电路的拓扑结构 | 第27-48页 |
| ·采样/保持电路的总体电路结构 | 第27-30页 |
| ·增益可控采样/保持电路的工作原理 | 第27-29页 |
| ·增益可控采样/保持电路的总体电路结构 | 第29-30页 |
| ·系统时钟电路 | 第30-31页 |
| ·时钟控制产生电路 | 第31页 |
| ·输入缓冲源随器 | 第31-32页 |
| ·低馈通的采样开关 | 第32-40页 |
| ·MOS采样开关的非理想因素 | 第33-36页 |
| ·消除衬底偏置效应的采样开关 | 第36-38页 |
| ·低馈通的采样开关 | 第38-40页 |
| ·采样/保持电路的运放 | 第40-48页 |
| ·运放结构的选择 | 第40-41页 |
| ·快速建立理论 | 第41-43页 |
| ·时钟馈通频率补偿运算放大器 | 第43-45页 |
| ·低压共源共栅偏置电路 | 第45-46页 |
| ·共模反馈电路 | 第46-48页 |
| 第四章 仿真结果与分析 | 第48-56页 |
| ·系统时钟的瞬态结果分析 | 第48-49页 |
| ·控制信号的瞬态结果分析 | 第49页 |
| ·时钟馈通频率补偿运放的瞬态结果分析 | 第49-50页 |
| ·S/H总体电路的结果分析 | 第50-56页 |
| ·使用消除衬偏开关的S/H输出 | 第51页 |
| ·使用低馈通开关的S/H输出 | 第51-56页 |
| 第五章 版图设计 | 第56-63页 |
| ·混合信号版图设计基本规则 | 第56-59页 |
| ·芯片总体布局规划 | 第56-57页 |
| ·布线规则 | 第57页 |
| ·电源线和地线的布局 | 第57-58页 |
| ·无源器件的选择 | 第58-59页 |
| ·各个模块的版图设计 | 第59-63页 |
| ·运算放大器的版图设计 | 第59-60页 |
| ·采样/保持电路核心单元的版图 | 第60-61页 |
| ·系统时钟电路的版图 | 第61-62页 |
| ·时钟控制电路的版图 | 第62-63页 |
| 第六章 结论 | 第63-64页 |
| 致谢 | 第64-65页 |
| 参考文献 | 第65-67页 |
| 攻读硕士期间取得的研究成果 | 第67页 |