| 摘要 | 第1-7页 |
| ABSTRACT | 第7-11页 |
| 第1章 引言 | 第11-21页 |
| ·数字电视及其发展 | 第11-15页 |
| ·数字电视的概况 | 第11-13页 |
| ·数字视频广播(DVB)标准体系 | 第13-15页 |
| ·基于DVB-T的DVB-H | 第15-16页 |
| ·现代超大规模和系统级芯片设计 | 第16-20页 |
| ·超大规模和系统级芯片设计 | 第16-20页 |
| ·本文的内容和结构安排 | 第20-21页 |
| 第2章 OFDM原理和DVB-H/T系统方案 | 第21-34页 |
| ·OFDM概述 | 第21-26页 |
| ·OFDM技术发展概括 | 第21-22页 |
| ·OFDM基本原理 | 第22-23页 |
| ·保护间隔和循环前缀 | 第23-25页 |
| ·OFDM的关键参数及信道编码方案 | 第25-26页 |
| ·DVB-T系统 | 第26-28页 |
| ·DVB-T系统COFDM系统框图 | 第26-28页 |
| ·DVB-H系统 | 第28-34页 |
| ·DVB-H系统结构 | 第28-30页 |
| ·DVB-H中的关键新技术 | 第30-32页 |
| ·DVB-H的发展趋势 | 第32-34页 |
| 第3章 DVB-H无线移动信道和差错控制编码 | 第34-41页 |
| ·地面无线信道特性 | 第34-35页 |
| ·差错控制编码 | 第35-36页 |
| ·差错控制编码基本原理 | 第36页 |
| ·差错控制编码的分类 | 第36页 |
| ·DVB-H中的纠错码系统 | 第36-41页 |
| 第4章 DVB-H发射端信道处理的FPGA实现 | 第41-60页 |
| ·系统架构与实现策略选择 | 第41-45页 |
| ·DVB-H发射端信道处理的系统架够 | 第41-42页 |
| ·基于SOPC的设计方案 | 第42-45页 |
| ·SOPC设计方法学的研究 | 第45-47页 |
| ·系统设计与验证 | 第45-46页 |
| ·嵌入时处理器与软硬件划分 | 第46-47页 |
| ·RTL代码的编写与验证 | 第47页 |
| ·信道处理各个模块的设计 | 第47-60页 |
| ·随机化 | 第47-49页 |
| ·高速RS编码电路的设计 | 第49-52页 |
| ·基于RAM的交织编码 | 第52-53页 |
| ·删余卷积编码 | 第53-54页 |
| ·比特交织 | 第54-57页 |
| ·符号交织 | 第57-59页 |
| ·调试结果及结论 | 第59-60页 |
| 第5章 DVB-H接收芯片中RS译码模块的ASIC设计 | 第60-80页 |
| ·RS解码原理 | 第60-68页 |
| ·伴随式计算 | 第61-62页 |
| ·错误位置多项式的求解 | 第62-66页 |
| ·利用钱搜索的方法计算错误位置 | 第66页 |
| ·利用Forney算法计算错误值 | 第66-68页 |
| ·RS解码器的ASIC设计 | 第68-79页 |
| ·伴随式计算器的设计 | 第69-70页 |
| ·关键方程求解器的设计 | 第70-75页 |
| ·错误位置计算器的设计 | 第75-77页 |
| ·错误置计算器的设计 | 第77-78页 |
| ·FIFO控制器的设计 | 第78-79页 |
| ·RS译码设计的结论 | 第79-80页 |
| 第6章 结论与展望 | 第80-82页 |
| ·结论 | 第80页 |
| ·进一步工作的方向 | 第80-82页 |
| 致谢 | 第82-83页 |
| 参考文献 | 第83-86页 |
| 附录1 | 第86-88页 |
| 个人简历 在读期间发表的学术论文与研究成果 | 第88页 |