首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--调制技术与调制器、解调技术与解调器论文--解码器论文

Ogg/Vorbis解码器的设计实现

第一章 绪论第1-11页
   ·研究背景第9-10页
   ·研究内容与意义第10页
   ·论文结构第10-11页
第二章 Ogg/Vorbis音频标准及解码器设计平台第11-26页
   ·Ogg/Vorbis音频标准第11-23页
     ·码流概述第11-14页
       ·Ogg码流组成第11-12页
       ·数据页页头结构第12-13页
       ·物理码流构成第13-14页
     ·解码流程第14-23页
       ·头包结构第16页
       ·频谱包络波形重构第16-18页
       ·残差解码第18-20页
       ·IMDCT第20-22页
       ·窗口叠加第22-23页
   ·Ogg/Vorbis解码器的设计平台第23-26页
     ·Spock第23-24页
     ·Spock Assembler和IS Simulator第24-25页
     ·FPGA开发板第25-26页
第三章 Ogg/Vorbis解码器的设计与测试第26-56页
   ·Ogg/Vorbis解码器的设计第26-43页
     ·设计方案第26-27页
     ·内存分配第27-30页
       ·码本空间分配第27-28页
       ·查找表空间分配第28页
       ·临时数据空间分配第28-29页
       ·I/O缓存空间分配第29-30页
     ·代码架构第30-36页
       ·spock_start模块第32页
       ·AC97_Cfg模块第32页
       ·DMA_Cfg模块第32-33页
       ·fetch_header模块第33-34页
       ·get_next_page模块第34-35页
       ·vorbis_dsp_synthesis模块第35-36页
       ·vorbis_dsp_pcmout模块第36页
     ·输出方式第36-43页
       ·DMA查询方式第36-38页
       ·DMA中断方式1第38-42页
       ·DMA中断方式2第42-43页
   ·Ogg/Vorbis解码器的测试第43-49页
     ·测试流程第43-46页
       ·软件仿真测试第43-44页
       ·RTL仿真测试第44-45页
       ·FPGA实现第45-46页
     ·测试结果及分析第46-49页
       ·FPGA频率的变化对解码器实时性的测试第46-47页
       ·输出缓存个数的变化对解码器实时性的测试第47-48页
       ·输出方式的变化对解码器实时性的测试第48-49页
   ·Ogg/Vorbis解码器的改进与构想第49-56页
     ·性能改进与构想第49-50页
     ·功能改进与构想第50-56页
       ·停止功能的实现第54页
       ·暂停功能的实现第54-55页
       ·定位功能的实现第55-56页
第四章 总结和展望第56-57页
参考文献第57-59页
致谢第59页

论文共59页,点击 下载论文
上一篇:实验感染黄曲霉毒素雏鸭的病理学及免疫组化检测石蜡切片中黄曲霉毒素的研究
下一篇:外腔半导体激光器的温度控制