一种高精度频率综合器的研究与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-11页 |
第一章 绪论 | 第11-17页 |
·引言 | 第11-12页 |
·论文背景 | 第12-15页 |
·频率合成技术的发展与现状 | 第12-14页 |
·频率综合器的发展与现状 | 第14-15页 |
·目的及意义 | 第15页 |
·论文的内容安排和主要研究成果 | 第15-17页 |
·论文主要内容安排 | 第15-16页 |
·论文主要研究成果 | 第16-17页 |
第二章 频率综合器的总体设计与原理分析 | 第17-24页 |
·频率综合器原理 | 第17-20页 |
·频率综合器基本结构 | 第17-18页 |
·频率综合器工作原理 | 第18-20页 |
·频率综合器的设计 | 第20-22页 |
·主要技术指标 | 第20页 |
·总体方案设计 | 第20-21页 |
·主控程序设计 | 第21-22页 |
·频率综合器关键技术分析 | 第22-23页 |
·频率综合器实验平台设计 | 第23页 |
·本章小结 | 第23-24页 |
第三章 可驯频标基准源的设计与实现 | 第24-45页 |
·可驯频标的原理 | 第24-26页 |
·频标的技术指标 | 第26-29页 |
·频率准确度 | 第26-27页 |
·频率漂移率 | 第27页 |
·频率稳定度 | 第27-29页 |
·可驯频标基准源实验平台的设计 | 第29-38页 |
·时间间隔测量的基本方法 | 第29-31页 |
·硬件控制原理 | 第31页 |
·器件的选择 | 第31-38页 |
·可驯频标基准源平台的算法设计 | 第38-41页 |
·时间间隔测量模块的算法设计 | 第38-40页 |
·控制模块的算法设计 | 第40页 |
·分频及数模转换模块算法设计 | 第40-41页 |
·可驯频标基准源的性能分析 | 第41-43页 |
·可驯频标基准源误差分析 | 第43-44页 |
·本章小结 | 第44-45页 |
第四章 频率综合器的硬件设计与实现 | 第45-58页 |
·频率综合器关键器件的选择 | 第45-49页 |
·DDS 芯片AD9854 | 第45-47页 |
·多路选择器芯片 | 第47-48页 |
·放大及驱动电路芯片 | 第48-49页 |
·信号控制电路设计 | 第49-52页 |
·人机交互模块设计 | 第52-55页 |
·键盘相关电路设计 | 第52-54页 |
·显示器相关电路设计 | 第54-55页 |
·印刷电路板设计的关键问题分析 | 第55-57页 |
·本章小结 | 第57-58页 |
第五章 频率综合器的软件设计与实现 | 第58-72页 |
·控制软件的开发 | 第58-66页 |
·键盘控制子程序 | 第59-60页 |
·显示控制子程序 | 第60-62页 |
·DDS 算法驱动程序设计 | 第62-66页 |
·低通滤波器的设计与调试 | 第66-71页 |
·本章小结 | 第71-72页 |
第六章 系统性能测试与分析 | 第72-75页 |
·频率综合器输出频率技术指标分析 | 第72-74页 |
·准确度与稳定度 | 第72-73页 |
·误差分析 | 第73页 |
·输出波形测试 | 第73-74页 |
·本章小结 | 第74-75页 |
第七章 总结 | 第75-76页 |
参考文献 | 第76-79页 |
硕士期间发表的论文 | 第79-80页 |
致谢 | 第80-81页 |