中文摘要 | 第1-4页 |
英文摘要 | 第4-5页 |
目录 | 第5-12页 |
前言 | 第12-15页 |
1. 课题背景及意义 | 第12页 |
2. 扩频通信系统中的同步问题 | 第12-13页 |
3. 扩频通信系统中同步技术的研究及进展 | 第13-14页 |
4. 本文的主要工作 | 第14-15页 |
第一章 伪随机信号的捕获 | 第15-25页 |
1.1 扩频通信系统模型 | 第15-17页 |
1.2 伪随机序列的并行捕获方案 | 第17-18页 |
1.3 伪随机序列的串行捕获方案 | 第18-19页 |
1.4 自适应门限技术 | 第19-20页 |
1.4.1 基于串行相关搜索捕获的自适应门限技术 | 第20页 |
1.4.2 匹配滤波——中值滤波器法 | 第20页 |
1.5 混合方案 | 第20-25页 |
1.5.1 串并混合结构 | 第21页 |
1.5.2 对同步捕获改进方法的性能分析 | 第21页 |
1.5.3 方案实现与仿真 | 第21-25页 |
第二章 伪随机信号的跟踪 | 第25-34页 |
2.1 延迟锁相环 | 第25-27页 |
2.2 仿真实验 | 第27-31页 |
2.2.1 Kasami序列相关特性 | 第27-29页 |
2.2.2 跟踪性能仿真 | 第29-31页 |
2.3 归一化处理 | 第31-34页 |
2.3.1 性能仿真 | 第32-34页 |
第三章 载波同步 | 第34-41页 |
3.1 采用锁相环的RAKE接收机 | 第34-36页 |
3.1.1 频率选择性衰落信道下的接收信号 | 第34页 |
3.1.2 采用锁相环的RAKE接收机 | 第34-36页 |
3.2 采用自动频率校正的RAKE接收机 | 第36-39页 |
3.2.1 载频频差对RAKE接收机性能的影响 | 第37-38页 |
3.2.2 自动频率校正 | 第38页 |
3.2.3 自动频率控制环路 | 第38-39页 |
3.3 性能仿真 | 第39-41页 |
3.3.1 未采用自动频率校正的RAKE接收机的性能 | 第39页 |
3.3.2 采用自动频率校正的RAKE接收机的性能 | 第39-41页 |
第四章 扩频系统中同步技术的硬件实现 | 第41-51页 |
4.1 码分多址系统概述 | 第41页 |
4.2 码分多址系统的链路标准 | 第41-42页 |
4.3 IS-95基站接收机捕获单元的设计 | 第42-44页 |
4.3.1 IS-95基站接收机的捕获方案 | 第42-43页 |
4.3.2 捕获单元的FPGA实现 | 第43-44页 |
4.4 RAKE接收机的设计基础 | 第44-46页 |
4.4.1 多径信号的分离与合并 | 第44页 |
4.4.2 RAKE接收机的设计考虑 | 第44-46页 |
4.5 IS-95基站RAKE接收机的设计 | 第46-51页 |
4.5.1 IS-95标准基站RAKE接收机 | 第46页 |
4.5.2 定时跟踪控制单元 | 第46-47页 |
4.5.3 IS-95标准基站RAIG接收机的FPGA设计结果 | 第47-51页 |
结论 | 第51-52页 |
致谢 | 第52-53页 |
参考文献 | 第53-55页 |
攻读硕士学位期间所发表的论文 | 第55页 |