数字下变频芯片的前端设计
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 插图索引 | 第9-11页 |
| 附表索引 | 第11-12页 |
| 第1章 绪论 | 第12-16页 |
| ·数字下变频技术的应用背景 | 第12页 |
| ·数字下变频技术的发展现状 | 第12-14页 |
| ·本论文的研究意义 | 第14页 |
| ·本论文的内容安排 | 第14-16页 |
| 第2章 数字下变频芯片的原理和算法 | 第16-29页 |
| ·数字下变频芯片的系统结构 | 第16-17页 |
| ·数控振荡器和混频模块原理 | 第17-23页 |
| ·正交混频理论 | 第17-18页 |
| ·数控振荡器的原理 | 第18-20页 |
| ·CORDIC算法原理 | 第20-21页 |
| ·数字混频模块原理 | 第21-23页 |
| ·级联积分梳状滤波器 | 第23-25页 |
| ·半带滤波器 | 第25-27页 |
| ·半带滤波器原理 | 第25-26页 |
| ·折叠技术 | 第26-27页 |
| ·有限冲激响应滤波器 | 第27-29页 |
| ·FIR滤波器原理 | 第27-28页 |
| ·FIR滤波器的分布式算法 | 第28-29页 |
| 第3章 数字下变频芯片的系统设计和仿真 | 第29-38页 |
| ·数字下变频芯片的整体建模 | 第29-30页 |
| ·输入激励源建模 | 第30-31页 |
| ·数控振荡器建模仿真 | 第31-32页 |
| ·数字混频模块建模 | 第32-34页 |
| ·滤波器组建模仿真 | 第34-38页 |
| 第4章 数字下变频芯片的RTL设计和验证 | 第38-63页 |
| ·数字下变频器的整体设计 | 第38页 |
| ·数据输入模块 | 第38-41页 |
| ·数据格式转换模块 | 第38-40页 |
| ·输入模式控制模块 | 第40-41页 |
| ·数字混频模块 | 第41-47页 |
| ·相位累加器 | 第41-44页 |
| ·CORDIC运算单元 | 第44-47页 |
| ·CIC滤波器的设计 | 第47-51页 |
| ·移位器模块 | 第48-49页 |
| ·CIC滤波器模块 | 第49-51页 |
| ·HB滤波器的设计与实现 | 第51-57页 |
| ·跨时钟域设计 | 第52-53页 |
| ·采用折叠技术的半带滤波器 | 第53-57页 |
| ·FIR滤波器的设计 | 第57-61页 |
| ·控制模块设计 | 第61-63页 |
| 第5章 芯片逻辑综合 | 第63-68页 |
| ·逻辑综合 | 第63-64页 |
| ·逻辑综合的时序约束 | 第63-64页 |
| ·逻辑综合的策略 | 第64页 |
| ·数字下变频芯片的逻辑综合 | 第64-68页 |
| ·DDC芯片的ASIC综合结果 | 第64-65页 |
| ·DDC的FPGA综合结果 | 第65-68页 |
| 结论 | 第68-70页 |
| 参考文献 | 第70-73页 |
| 致谢 | 第73-74页 |
| 附录A 攻读学位期间所发表的学术论文目录 | 第74页 |