适用于量子密钥分发系统的TCP/IP协议栈的VLSI设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第1章 绪论 | 第10-16页 |
1.1 研究背景及意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-14页 |
1.2.1 QKD系统中的TCP/IP | 第11-12页 |
1.2.2 TCP/IP硬件设计 | 第12-14页 |
1.3 论文主要内容及结构 | 第14-16页 |
第2章 量子密钥分发系统与TCP/IP体系结构 | 第16-31页 |
2.1 量子密钥分发系统 | 第16-20页 |
2.1.1 QKD系统的经典信道 | 第17-18页 |
2.1.2 QKD系统的SoC设计 | 第18-20页 |
2.2 TCP/IP体系结构 | 第20-30页 |
2.2.1 TCP/IP的分层 | 第20-21页 |
2.2.2 链路层 | 第21-22页 |
2.2.3 网络层 | 第22-26页 |
2.2.4 传输层 | 第26-29页 |
2.2.5 应用层 | 第29-30页 |
2.3 本章小结 | 第30-31页 |
第3章 TCP/IP协议栈的VLSI设计 | 第31-80页 |
3.1 设计目标 | 第31-32页 |
3.2 系统整体架构及模块划分 | 第32页 |
3.3 TCP处理模块 | 第32-62页 |
3.3.1 TCP处理模块设计分析 | 第33-36页 |
3.3.2 TCP状态管理模块 | 第36-41页 |
3.3.3 TCP发送部分 | 第41-50页 |
3.3.4 TCP接收部分 | 第50-53页 |
3.3.5 TCP乱序重组模块 | 第53-56页 |
3.3.6 TCP确认和重传模块 | 第56-59页 |
3.3.7 TCP滑动窗口管理模块 | 第59-62页 |
3.4 UDP处理模块 | 第62-67页 |
3.4.1 UDP发送模块 | 第64-66页 |
3.4.2 UDP接收模块 | 第66-67页 |
3.5 IP处理模块 | 第67-72页 |
3.5.1 IP发送模块 | 第70-71页 |
3.5.2 IP接收模块 | 第71-72页 |
3.6 ICMP处理模块 | 第72-75页 |
3.7 ARP处理模块 | 第75-77页 |
3.8 接口模块 | 第77-79页 |
3.8.1 总线接口 | 第77-78页 |
3.8.2 MAC控制器 | 第78-79页 |
3.9 本章小结 | 第79-80页 |
第4章 设计的仿真与验证 | 第80-103页 |
4.1 功能仿真 | 第80-89页 |
4.1.1 ARP接收与发送 | 第80-81页 |
4.1.2 ICMP回显 | 第81页 |
4.1.3 UDP数据传输 | 第81-82页 |
4.1.4 TCP功能仿真 | 第82-89页 |
4.2 FPGA验证 | 第89-96页 |
4.2.1 ARP功能模块验证 | 第91页 |
4.2.2 ICMP回显应答测试 | 第91-92页 |
4.2.3 UDP数据收发测试 | 第92-93页 |
4.2.4 TCP连接建立与关闭测试 | 第93-94页 |
4.2.5 TCP数据收发测试 | 第94-95页 |
4.2.6 TCP不理想环境测试 | 第95-96页 |
4.3 逻辑综合与布局布线 | 第96-101页 |
4.4 结果分析 | 第101-102页 |
4.5 本章小结 | 第102-103页 |
第5章 总结与展望 | 第103-105页 |
5.1 总结 | 第103-104页 |
5.2 展望 | 第104-105页 |
参考文献 | 第105-108页 |
致谢 | 第108-109页 |
在读期间发表的学术论文与取得的研究成果 | 第109页 |