基于FPGA的变电站培训仿真用合并单元的研究
| 中文摘要 | 第3-4页 |
| ABSTRACT | 第4页 |
| 第一章 绪论 | 第6-9页 |
| 1.1 研究背景 | 第6-7页 |
| 1.2 数字接口MU 的研发现状及意义 | 第7-8页 |
| 1.3 本文所做的工作 | 第8-9页 |
| 第二章 数字化变电站及电子式互感器研究 | 第9-19页 |
| 2.1 数字化变电站 | 第9-11页 |
| 2.2 电子式互感器 | 第11-14页 |
| 2.3 电子式互感器数字输出标准 | 第14-19页 |
| 第三章 合并单元及其硬件平台设计 | 第19-33页 |
| 3.1 合并单元的定义 | 第19-21页 |
| 3.2 合并单元的功能及接口分析 | 第21-23页 |
| 3.3 合并单元的硬件平台设计 | 第23-27页 |
| 3.4 合并单元各个模块电路设计 | 第27-33页 |
| 第四章 合并单元数据采集和还原模块的设计 | 第33-50页 |
| 4.1 数据的编码 | 第33-35页 |
| 4.2 曼彻斯特码解码 | 第35-41页 |
| 4.3 CRC 校验模块的实现 | 第41-44页 |
| 4.4 同步功能模块的设计 | 第44-50页 |
| 第五章 合并单元数据处理和数据输出模块的设计 | 第50-61页 |
| 5.1 MU 数据处理的设计 | 第50-53页 |
| 5.2 MU 数据输出模块的软件设计 | 第53-61页 |
| 第六章 总结与展望 | 第61-63页 |
| 参考文献 | 第63-66页 |
| 致谢 | 第66页 |