基于FPGA的VLIW微处理器设计实现
摘要 | 第1-7页 |
Abstract | 第7-10页 |
第1章 绪论 | 第10-13页 |
·本文研究的背景及其意义 | 第10-11页 |
·国内外研究现状及进展 | 第11-12页 |
·本文研究的主要内容 | 第12页 |
·本文的组织结构 | 第12-13页 |
第2章 VLIW微处理器的基本原理 | 第13-18页 |
·VLIW微处理器的基本架构 | 第13-15页 |
·VLIW微处理器的基本特点 | 第15页 |
·VLIW微处理器指令字的处理方式 | 第15-16页 |
·VLIW微处理器时空图 | 第16-18页 |
第3章 VLIW微处理器设计方案与流程 | 第18-22页 |
·VLIW微处理器设计方案 | 第18-21页 |
·VLIW微处理器设计流程 | 第21-22页 |
第4章 VLIW微处理器设计实现 | 第22-55页 |
·VLIW微处理器实现技术 | 第22页 |
·VLIW微处理器指令字设置方式 | 第22-26页 |
·内部寄存器的寄存器地址设置 | 第24页 |
·VLIW操作功能的操作码设置 | 第24-26页 |
·VLIW处理器模块划分 | 第26-27页 |
·VLIW微处理器各模块实现技术 | 第27-28页 |
·FPGA技术 | 第28页 |
·流水线技术 | 第28页 |
·VLIW微处理器的取指模块实现 | 第28-34页 |
·取指模块的指令和数据分流模块的设计 | 第29-31页 |
·取指模块的指令译码的实现 | 第31页 |
·取指令模块的寄存器译码的实现 | 第31页 |
·取指令综合仿真 | 第31-34页 |
·VLIW微处理器译码模块实现 | 第34-38页 |
·译码模块的操作单元译码设计实现 | 第35页 |
·译码单元综合设计 | 第35-38页 |
·VLIW微处理器的寄存器堆模块实现 | 第38-42页 |
·VLIW微处理器寄存器堆结构 | 第38-39页 |
·寄存器堆中旁路通道技术 | 第39-40页 |
·寄存器堆模块实现 | 第40-42页 |
·VLIW微处理器的执行模块实现 | 第42-52页 |
·操作执行单元1模块的设计 | 第43-45页 |
·操作执行单元2模块的设计 | 第45-46页 |
·操作执行单元3模块的设计 | 第46-47页 |
·功能执行模块的设计 | 第47-49页 |
·跳转处理模块的设计 | 第49-50页 |
·执行模块综合功能 | 第50-52页 |
·VLIW微处理器的写回模块实现 | 第52-55页 |
第5章 验证测试 | 第55-64页 |
·测试平台与仿真 | 第55页 |
·VLIW微处理器的实现 | 第55-57页 |
·VLIW处理器的测试验证 | 第57-64页 |
·VLIW微处理器的读写验证 | 第58-59页 |
·VLIW处理器的加减乘验证 | 第59-60页 |
·VLIW处理器的异或、与非、或非验证 | 第60页 |
·VLIW处理器的左移、右移、循环左移验证 | 第60-61页 |
·VLIW处理器的移动、逻辑非和循环右移验证 | 第61-62页 |
·VLIW处理器器的旁路通道技术验证 | 第62-63页 |
·VLIW处理器的跳转和使能验证 | 第63-64页 |
第6章 配置与调试 | 第64-65页 |
·FPGA配置电路 | 第64页 |
·资源优化措施 | 第64-65页 |
结论 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-70页 |
附录1 | 第70-73页 |
附录2 | 第73-74页 |
攻读硕士学位期间发表的论文 | 第74-75页 |