H.265自适应插值滤波器的研究与CUDA优化
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 绪论 | 第10-15页 |
| ·引言 | 第10页 |
| ·视频编码标准简介 | 第10-14页 |
| ·ISO/IEC编码标准 | 第11页 |
| ·ITU-T编码标准 | 第11-14页 |
| ·GPU在视频编解码的应用 | 第14页 |
| ·主要工作及内容安排 | 第14-15页 |
| 第二章 H.265视频编码技术 | 第15-37页 |
| ·H.264标准概述 | 第15-18页 |
| ·H.264的分层结构 | 第15-17页 |
| ·H.264的档次和级 | 第17-18页 |
| ·H.264关键技术 | 第18-34页 |
| ·帧内预测 | 第19-24页 |
| ·帧间预测 | 第24-28页 |
| ·变换与量化 | 第28-30页 |
| ·熵编码 | 第30-31页 |
| ·去块滤波 | 第31-34页 |
| ·H.265的新特点 | 第34-36页 |
| ·自适应插值滤波器 | 第34-35页 |
| ·1/8像素精度运动补偿 | 第35页 |
| ·运动矢量竞赛机制 | 第35页 |
| ·自适应量化矩阵选择 | 第35-36页 |
| ·空域和频域自适应预测残差编码 | 第36页 |
| ·本章小结 | 第36-37页 |
| 第三章 自适应差值滤波器研究 | 第37-48页 |
| ·插值与上采样 | 第37-38页 |
| ·H.264中的插值滤波器 | 第38-39页 |
| ·6-TAP滤波器的不足 | 第39-40页 |
| ·H.265中的自适应插值滤波器 | 第40-45页 |
| ·理论基础 | 第40-42页 |
| ·自适应插值滤波器的实现 | 第42-44页 |
| ·滤波器系数优化 | 第44-45页 |
| ·自适应插值滤波器的编码效率 | 第45-47页 |
| ·本章小结 | 第47-48页 |
| 第四章 基于CUDA的AIF优化 | 第48-63页 |
| ·CUDA编程模型 | 第49-54页 |
| ·主机与设备 | 第49-52页 |
| ·硬件映射 | 第52-54页 |
| ·CUDA存储器模型 | 第54-58页 |
| ·寄存器 | 第54页 |
| ·局部存储器 | 第54-55页 |
| ·共享存储器 | 第55-56页 |
| ·全局存储器 | 第56-57页 |
| ·常数存储器 | 第57页 |
| ·纹理存储器 | 第57-58页 |
| ·CUDA硬件结构 | 第58-59页 |
| ·SPA | 第58-59页 |
| ·存储器系统 | 第59页 |
| ·基于CUDA的AIF并行优化 | 第59-61页 |
| ·自适应插值滤波器优化算法实验结果 | 第61-62页 |
| ·本章小结 | 第62-63页 |
| 第五章 结论与展望 | 第63-64页 |
| 参考文献 | 第64-66页 |
| 致谢 | 第66-67页 |
| 作者攻读学位期间发表的学术论文目录 | 第67页 |