摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-15页 |
1.1 引言 | 第9页 |
1.2 论文研究的意义 | 第9-10页 |
1.3 论文研究的现状 | 第10-12页 |
1.4 研究内容和设计目标 | 第12页 |
1.4.1 研究内容 | 第12页 |
1.4.2 设计指标 | 第12页 |
1.5 论文组织 | 第12-15页 |
第二章 H.264熵编码原理 | 第15-31页 |
2.1 H.264视频编码技术 | 第15-17页 |
2.1.1 H.264中的关键技术 | 第15-17页 |
2.1.2 H.264编码器框架 | 第17页 |
2.2 熵编码技术研究 | 第17-20页 |
2.2.1 变长编码 | 第18-19页 |
2.2.2 算术编码 | 第19-20页 |
2.3 CABAC编码原理 | 第20-30页 |
2.3.1 二进制化 | 第21-23页 |
2.3.2 上下文建模原理 | 第23-26页 |
2.3.3 二进制算数编码 | 第26-29页 |
2.3.4 CAVLC和CABAC的比较 | 第29-30页 |
2.4 本章小结 | 第30-31页 |
第三章 CABAC算法分析和改进 | 第31-43页 |
3.1 JM中CABAC函数分析 | 第31-33页 |
3.2 初始化分析 | 第33-35页 |
3.3 二进制化改进 | 第35-37页 |
3.4 扫描路径优化 | 第37-39页 |
3.5 常规编码和归一化改进 | 第39-42页 |
3.5.1 常规编码分析 | 第39-41页 |
3.5.2 编码流程改进 | 第41-42页 |
3.5.3 归一化过程优化 | 第42页 |
3.6 本章小结 | 第42-43页 |
第四章 CABAC熵编码电路的设计和验证分析 | 第43-63页 |
4.1 CABAC编码器整体结构设计 | 第43-44页 |
4.2 初始化模块设计 | 第44-45页 |
4.3 BCM模块设计 | 第45-50页 |
4.3.1 SE序列控制FSM设计 | 第45-48页 |
4.3.2 宏块上下文信息管理模块设计 | 第48-50页 |
4.4 BAE模块设计 | 第50-56页 |
4.4.1 整体流水线设计架构 | 第50-51页 |
4.4.2 第一级:memory的读取 | 第51-52页 |
4.4.3 第二级:概率模型更新以及区间划分预处理 | 第52页 |
4.4.4 第三级:Range更新 | 第52-53页 |
4.4.5 第四级:Low更新 | 第53-54页 |
4.4.6 第五级:码流输出 | 第54-56页 |
4.5 实验结果验证和分析 | 第56-62页 |
4.5.1 CABAC编码器的验证方法 | 第56-57页 |
4.5.2 仿真和综合结果分析 | 第57-62页 |
4.5.3 性能和指标分析 | 第62页 |
4.6 本章小结 | 第62-63页 |
第五章 总结与展望 | 第63-65页 |
5.1 总结 | 第63页 |
5.2 展望 | 第63-65页 |
致谢 | 第65-67页 |
参考文献 | 第67-71页 |
攻读硕士学位期间发表的论文 | 第71页 |