基于FPGA的GZIP硬件压缩电路设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 课题背景和意义 | 第15-16页 |
1.2 国内外研究现状 | 第16-17页 |
1.3 研究内容 | 第17页 |
1.4 论文章节安排 | 第17-19页 |
第二章 数据压缩与总线接口 | 第19-29页 |
2.1 数据压缩算法与性能分析 | 第19-20页 |
2.1.1 数据压缩算法分类 | 第19-20页 |
2.1.2 数据性能指标 | 第20页 |
2.2 PCIE总线接口 | 第20-23页 |
2.2.1 协议栈结构 | 第21-22页 |
2.2.2 PCIe包处理机制 | 第22-23页 |
2.3 DMA存取机制 | 第23-27页 |
2.4 本章小结 | 第27-29页 |
第三章 GZIP数据压缩算法研究与性能分析 | 第29-45页 |
3.1 GZIP算法设计实现与性能分析 | 第29-42页 |
3.1.1 GZIP压缩算法实现流程 | 第29-31页 |
3.1.2 LZ77算法实现流程 | 第31-36页 |
3.1.3 Huffman算法实现流程 | 第36-39页 |
3.1.4 静态Huffman实现流程 | 第39-42页 |
3.2 基于软件模型的压缩率仿真分析 | 第42-43页 |
3.3 本章小结 | 第43-45页 |
第四章 硬件设计和加速设计 | 第45-65页 |
4.1 设计要求与系统整体构建 | 第45-48页 |
4.1.1 设计要求 | 第45页 |
4.1.2 系统整体构建 | 第45-48页 |
4.2 基于LZ77算法的无损压缩模块设计 | 第48-60页 |
4.2.1 输入缓存模块 | 第49-52页 |
4.2.2 哈希计算模块 | 第52-54页 |
4.2.3 哈希链表实现 | 第54-58页 |
4.2.4 匹配数据比对模块 | 第58-60页 |
4.3 基于Huffman算法无损压缩模块设计 | 第60-61页 |
4.4 数据打包模块设计 | 第61-63页 |
4.5 本章小结 | 第63-65页 |
第五章 基于FPGA验证平台搭建和结果分析 | 第65-77页 |
5.1 验证平台与仿真方案 | 第65-69页 |
5.2 基于FPGA的验证 | 第69-72页 |
5.3 测试结果与对比分析 | 第72-74页 |
5.4 本章小结 | 第74-77页 |
第六章 总结和展望 | 第77-79页 |
6.1 总结 | 第77页 |
6.2 展望 | 第77-79页 |
参考文献 | 第79-81页 |
致谢 | 第81-82页 |
作者简介 | 第82-83页 |