惯导输出模拟器设计
摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-12页 |
·惯性导航系统概述 | 第8-10页 |
·惯性导航系统的分类 | 第8-9页 |
·惯性导航系统组件 | 第9页 |
·惯导组件测试技术 | 第9-10页 |
·惯导组件输出的各类信号 | 第10页 |
·论文的背景意义与研究的主要内容 | 第10-11页 |
·国内外研究现状 | 第10页 |
·论文的背景意义 | 第10-11页 |
·论文研究的主要内容 | 第11页 |
·论文结构安排 | 第11-12页 |
2 系统设计要求及设计方案 | 第12-23页 |
·系统设计要求 | 第12页 |
·系统设计方案 | 第12-22页 |
·系统硬件设计方案 | 第13-16页 |
·FPGA内部逻辑设计方案 | 第16-22页 |
·本章小结 | 第22-23页 |
3 系统硬件设计 | 第23-33页 |
·48路脉冲信号的输出电路设计 | 第23-24页 |
·8路串口发送电路设计 | 第24-25页 |
·FPGA最小系统设计 | 第25-30页 |
·FPGA芯片 | 第25-27页 |
·FPGA电源电路 | 第27页 |
·时钟电路设计 | 第27-28页 |
·下载配置与调试接口电路设计 | 第28页 |
·高速SDRAM存储器接口电路设计 | 第28-29页 |
·字符型液晶显示器接口电路设计 | 第29-30页 |
·系统PCB板的设计 | 第30-32页 |
·PCB设计需考虑的因素 | 第30-31页 |
·PCB设计的一般流程 | 第31页 |
·惯导输出模拟器的电路板 | 第31-32页 |
·本章小结 | 第32-33页 |
4 FPGA逻辑模块设计 | 第33-44页 |
·系统功能流程设计 | 第33-35页 |
·DDS脉冲发生模块设计 | 第35-39页 |
·32位循环累加器设计 | 第37-38页 |
·累加器高位截取模块 | 第38页 |
·系统ROM表的制作 | 第38-39页 |
·锁存器模块 | 第39页 |
·8路串口发送模块设计 | 第39-41页 |
·波特率发生器模块 | 第40页 |
·数据的写入和更新模块 | 第40-41页 |
·数据发送模块 | 第41页 |
·按键模块设计 | 第41-42页 |
·液晶显示模块设计 | 第42-43页 |
·FPGA顶层模块设计 | 第43-44页 |
5 系统调试及结果分析 | 第44-51页 |
·系统搭建与调试 | 第44-47页 |
·测试平台的搭建 | 第44-45页 |
·系统调试 | 第45-47页 |
·问题分析 | 第47页 |
·设计验证 | 第47-51页 |
6 结论 | 第51-54页 |
·总结 | 第51页 |
·结论 | 第51-52页 |
·设计的不足以及展望 | 第52-54页 |
参考文献 | 第54-57页 |
攻读硕士学位期间发表的论文 | 第57-58页 |
致谢 | 第58-60页 |