高速Turbo译码算法MAP的改进及硬件实现的研究
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-16页 |
·课题来源 | 第9页 |
·课题研究背景和意义 | 第9-11页 |
·国内外的研究现状 | 第11-13页 |
·课题研究内容及结构 | 第13-15页 |
·课题研究内容 | 第13-14页 |
·课题组织结构 | 第14-15页 |
·本章小结 | 第15-16页 |
第2章 Turbo码编译码基础 | 第16-27页 |
·Turbo码编码原理和结构 | 第16-21页 |
·Turbo码编码的原理 | 第16-18页 |
·Turbo码的编码的结构 | 第18-19页 |
·设计合理的交织器 | 第19-21页 |
·Turbo码迭代译码算法及其结构 | 第21-24页 |
·Turbo码迭代译码算法 | 第21-24页 |
·似然函数和对数似然比 | 第21-23页 |
·Turbo码的迭代译码原理 | 第23-24页 |
·Turbo码译码的结构 | 第24页 |
·Turbo码译码算法 | 第24-26页 |
·SOVA软输出维特比算法 | 第24-25页 |
·MAP最大后验概率算法 | 第25-26页 |
·本章小结 | 第26-27页 |
第3章 MAP算法的改进 | 第27-46页 |
·MAP译码算法的导出 | 第27-29页 |
·状态度量的计算 | 第29-33页 |
·前向状态量度 | 第29-30页 |
·后向状态量度 | 第30-31页 |
·分支度量 | 第31-33页 |
·基4的MAP算法推导 | 第33-36页 |
·几种MAP算法运算单元的硬件设计对比 | 第36-40页 |
·基2型硬件结构 | 第36-37页 |
·基4型硬件结构 | 第37-38页 |
·改进的基4型硬件结构 | 第38-40页 |
·改进的分块译码结构 | 第40-42页 |
·对数似然比的计算 | 第42-44页 |
·本文设计的系统框图 | 第44-45页 |
·本章小结 | 第45-46页 |
第4章 MAP译码器的算法仿真与硬件实现 | 第46-60页 |
·MAP译码器的算法建模及仿真 | 第46-56页 |
·随机数、RSC卷积码编码器以及加扰信号的产生 | 第47-49页 |
·对数域的MAP译码器的建模 | 第49-52页 |
·基-2 MAP译码器的建模 | 第52-53页 |
·基4 MAP译码器的建模 | 第53-54页 |
·仿真结果的比较 | 第54-56页 |
·MAP译码器的硬件实现 | 第56-59页 |
·本章小结 | 第59-60页 |
第5章 总结与展望 | 第60-63页 |
·工作总结 | 第60-61页 |
·工作展望 | 第61-63页 |
致谢 | 第63-64页 |
参考文献 | 第64-67页 |