| 摘要 | 第1-9页 |
| ABSTRACT | 第9-11页 |
| 第一章 绪论 | 第11-21页 |
| ·研究背景 | 第12-17页 |
| ·计算机体系结构发展现状 | 第12-13页 |
| ·GPU高性能计算应用 | 第13-14页 |
| ·异构集群并行计算面临的挑战 | 第14-17页 |
| ·论文的主要工作 | 第17-18页 |
| ·论文结构 | 第18-21页 |
| 第二章 CPU/GPU异构集群结构及其关键技术研究 | 第21-33页 |
| ·超级计算机的五种形态 | 第21-23页 |
| ·CPU/GPU异构体系结构 | 第23-27页 |
| ·CPU与GPU体系结构比较 | 第23-24页 |
| ·CPU/GPU异构集群 | 第24-26页 |
| ·基于GPU通用计算的编程模型 | 第26-27页 |
| ·CPU/GPU异构集群通信技术 | 第27-30页 |
| ·并行计算模型 | 第30-32页 |
| ·本章小结 | 第32-33页 |
| 第三章 VLogGP:一种改进的面向CPU/GPU异构集群的并行计算模型 | 第33-45页 |
| ·相关工作 | 第34-36页 |
| ·VlogGP并行计算模型 | 第36-37页 |
| ·VLogGP并行计算模型中参数的测定 | 第37-40页 |
| ·参数o_s和o_r的测定 | 第38-39页 |
| ·间隔参数g_(CPU)和G_(CPU-CPU)的测定 | 第39页 |
| ·延迟l_(CPU-CPU)的测定 | 第39页 |
| ·与GPU相关的参数的测定 | 第39-40页 |
| ·VLogGP并行计算模型到TH-1A的映射 | 第40-45页 |
| ·TH-1A体系结构 | 第40-41页 |
| ·参数集CPU通信参数 | 第41-42页 |
| ·参数集延迟和带宽 | 第42-45页 |
| 第四章 并行计算模型VLogGP验证 | 第45-55页 |
| ·实验方案 | 第45-46页 |
| ·测试案例NPB-IS | 第46-49页 |
| ·NPB-IS计算步骤 | 第46-47页 |
| ·实验结果及分析 | 第47-49页 |
| ·测试案例NPB-FT | 第49-52页 |
| ·NPB-FT计算步骤 | 第49-52页 |
| ·实验结果及分析 | 第52页 |
| ·本章小结 | 第52-55页 |
| 第五章 NPB-IS和NPB-FT在异构集群上的优化实现 | 第55-67页 |
| ·影响程序性能的关键因素及优化策略 | 第55-58页 |
| ·影响程序性能的关键因素及优化策略 | 第55-56页 |
| ·优化策略 | 第56-58页 |
| ·NPB-IS在CPU/GPU异构结构上的优化分析 | 第58-61页 |
| ·NPB-IS热点分析 | 第58-60页 |
| ·NPB-IS计算和通信优化 | 第60-61页 |
| ·NPB-FT在CPU/GPU异构结构上的优化分析 | 第61-64页 |
| ·NPB-FT热点分析 | 第61-62页 |
| ·NPB-FT计算与通信优化 | 第62-64页 |
| ·NPB-IS/FT在CPU/GPU异构结构上的优化结果 | 第64-66页 |
| ·实验环境 | 第64页 |
| ·实验结果 | 第64-66页 |
| ·本章小结 | 第66-67页 |
| 第六章 工作总结与展望 | 第67-69页 |
| ·课题工作总结 | 第67页 |
| ·工作展望 | 第67-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-74页 |
| 作者在学期间取得的学术成果 | 第74页 |