| 摘要 | 第1-6页 |
| Abstract | 第6-11页 |
| 第1章 绪论 | 第11-13页 |
| ·课题背景 | 第11页 |
| ·本课题的意义 | 第11-12页 |
| ·本文的组织结构 | 第12-13页 |
| 第2章 实时相关叠加器的算法设计 | 第13-36页 |
| ·相关分析基本理论 | 第13-17页 |
| ·线性相关的定义与性质 | 第13-14页 |
| ·循环相关的定义与性质 | 第14-16页 |
| ·循环相关与线性相关的关系 | 第16-17页 |
| ·相关处理算法实现 | 第17-23页 |
| ·时域相关 | 第18-19页 |
| ·频域相关—直接FFT法 | 第19-21页 |
| ·频域相关—分段求和FFT法 | 第21-23页 |
| ·噪音控制的一般方法 | 第23-36页 |
| ·噪声控制的目标与特点 | 第23页 |
| ·噪声编辑及常用方法 | 第23-25页 |
| ·噪声门槛值的确定 | 第25-29页 |
| ·噪声减少及常用方法 | 第29-36页 |
| 第3章 算法选择与改进 | 第36-46页 |
| ·时域相关与频域相关的选择 | 第36页 |
| ·FFT算法的选择 | 第36-41页 |
| ·基2按时间抽取FFT算法 | 第37-38页 |
| ·基-4按时间抽取算法 | 第38-39页 |
| ·按频域抽取分裂基算法 | 第39-40页 |
| ·各种FFT算法的运算量比较 | 第40-41页 |
| ·三种相关算法的运算量比较 | 第41-42页 |
| ·改进相关算法—利用Hartly变换(DHT)计算相关 | 第42-46页 |
| 第4章 实时相关叠加器系统的硬件设计与实现 | 第46-58页 |
| ·DSP芯片 | 第46-50页 |
| ·DSP芯片特点 | 第46-48页 |
| ·DSP芯片的分类 | 第48页 |
| ·TMS320C6713的介绍 | 第48-49页 |
| ·TI公司的开发工具 | 第49-50页 |
| ·CPLD芯片 | 第50-51页 |
| ·CPLD芯片特点 | 第50页 |
| ·MAX7000结构 | 第50-51页 |
| ·通用串行总线USB | 第51-52页 |
| ·USB系统简述 | 第51-52页 |
| ·EZ-USB FX2芯片 | 第52页 |
| ·相关叠加器的硬件实现 | 第52-58页 |
| ·相关叠加器硬件结构平台 | 第52-54页 |
| ·DSP片内资源及配置 | 第54-55页 |
| ·DSP外围存储器件 | 第55-56页 |
| ·EZ-USB FX2芯片硬件设计 | 第56-58页 |
| 第5章 TMS320C6713相关与噪声编辑的时效分析 | 第58-62页 |
| ·按DHT-FFT方案进行长序列分段相关的时间分析 | 第58-60页 |
| ·1道相关所需时间 | 第58-59页 |
| ·2~1000道相关所需时间 | 第59-60页 |
| ·噪声编辑运算次数和时间估计 | 第60-62页 |
| 第6章 软件调试及结果 | 第62-64页 |
| ·系统软件调试与测试 | 第62-63页 |
| ·软件调试所遇到的问题和解决方法 | 第63-64页 |
| 第7章 总结及展望 | 第64-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-68页 |
| 个人简介 | 第68-71页 |