高性能DSP通信接口的研究与设计
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-12页 |
·研究背景 | 第8-9页 |
·串行通信接口 | 第9-10页 |
·课题来源及研究意义 | 第10-11页 |
·论文工作及组织结构 | 第11-12页 |
第二章 uLink接口协议及工作原理 | 第12-24页 |
·uLink接口功能描述 | 第12-14页 |
·几个名词的解释 | 第12页 |
·uLink接口通信原理 | 第12-13页 |
·发送窗口与接收窗口的组织形式 | 第13-14页 |
·uLink帧结构 | 第14-18页 |
·uLink帧的基本结构 | 第14-15页 |
·基地址帧 | 第15-16页 |
·写数据帧 | 第16-17页 |
·读访问帧 | 第17-18页 |
·应答帧 | 第18页 |
·指令帧 | 第18页 |
·uLink接口握手描述 | 第18-20页 |
·信号描述 | 第19页 |
·无差错传输握手过程 | 第19页 |
·准备延迟时间(RDT) | 第19-20页 |
·无应答错误 | 第20页 |
·差错检测与数据重传 | 第20-21页 |
·奇偶校验 | 第21页 |
·uLink控制器校验过程 | 第21页 |
·地址预测与自动数据处理模式 | 第21-22页 |
·地址预测 | 第21-22页 |
·自动数据处理模式 | 第22页 |
·uLink与SPI接口的连接 | 第22-23页 |
·本章小结 | 第23-24页 |
第三章 uLink接口的设计与实现 | 第24-38页 |
·设计要求 | 第24页 |
·uLink接口的架构 | 第24-26页 |
·uLink的接口信号 | 第24-25页 |
·uLink接口模块划分 | 第25-26页 |
·uLink模块寄存器 | 第26页 |
·分频器模块 | 第26-28页 |
·发射器模块 | 第28-30页 |
·接收器模块 | 第30-34页 |
·接收器寄存器描述 | 第31-32页 |
·接收器状态机 | 第32-33页 |
·异步信号同步化 | 第33-34页 |
·中断控制器 | 第34-36页 |
·中断控制器寄存器 | 第34-35页 |
·ZW100系统的中断原理 | 第35-36页 |
·中断控制器状态机 | 第36页 |
·本章小结 | 第36-38页 |
第四章 uLink接口的功能仿真 | 第38-48页 |
·验证理论及方法 | 第38-39页 |
·验证在硬件电路设计中的重要性 | 第38页 |
·验证途径 | 第38-39页 |
·测试平台的建立 | 第39-40页 |
·uLink接口功能验证 | 第40-44页 |
·uLink数据传输的基本设置流程 | 第40-41页 |
·指令帧的传送 | 第41页 |
·基地址帧传输 | 第41-42页 |
·写数据帧传输 | 第42页 |
·校验错误响应 | 第42-43页 |
·读数据帧与应答帧传输 | 第43-44页 |
·代码覆盖率介绍 | 第44-46页 |
·验证质量的指标 | 第44页 |
·代码覆盖率 | 第44-46页 |
·仿真覆盖率分析 | 第46-47页 |
·VCS对覆盖率的处理 | 第46页 |
·uLink仿真覆盖率数据 | 第46-47页 |
·本章总结 | 第47-48页 |
第五章 设计综合与时序验证 | 第48-58页 |
·逻辑综合 | 第48-51页 |
·标准单元库 | 第48-49页 |
·可综合逻辑设计 | 第49页 |
·添加设计约束 | 第49-50页 |
·门控时钟的插入 | 第50-51页 |
·综合过程 | 第51-53页 |
·形式验证 | 第53-54页 |
·静态时序分析 | 第54-57页 |
·时序路径 | 第54-55页 |
·建立时间检查和保持时间检查 | 第55-56页 |
·静态时序分析结果 | 第56-57页 |
·本章总结 | 第57-58页 |
第六章 总结与展望 | 第58-60页 |
·论文工作总结 | 第58页 |
·后续工作展望 | 第58-60页 |
致谢 | 第60-61页 |
参考文献 | 第61-65页 |
附录:作者在攻读硕士学位期间发表的论文 | 第65页 |